一种布线方法、电子设备及存储介质技术

技术编号:43581803 阅读:19 留言:0更新日期:2024-12-06 17:46
本发明专利技术涉及EDA技术领域,特别是涉及一种布线方法、电子设备及存储介质,其通过获取关键信息表,获取待布线的所有网络的集合,根据net中的每个网络遍历关键信息表,得到关键网络集合和非关键网络集合;并根据关键网络集合和非关键网络集合分别进行布线,使得基于概率的快速布线器的结果更符合实际的时序驱动布线器。

【技术实现步骤摘要】

本专利技术涉及eda,特别是涉及一种布线方法、电子设备及存储介质


技术介绍

1、在本地化的过程中,当给定每个电路单元所分配的芯片时,对系统的时序进行估计。除了在时序图中固定的硬件延时之外,例如存储器延时和端口延时等,两个连接的引脚对之间的延时将随着对应芯片对间的通道使用的变化而不断变化。其中,每个电路单元具有多个引脚pin,每个pin分别配置信号,只有相同信号的引脚才能被导线连通,相同信号形成的拓扑结构为网络net。每个net的布线确定之后,则能够为每个布线线段分配准确的分时复用系数(tdm ratio)来准确的估计系统时序。然而,在本地化阶段每次需要估计系统时序时都要进行布线,设计迭代增加,增加了开发周期。此外,由于每个net在布线后都会有一组精确的布线线段,很容易导致局部最优,导致资源利用不合理。


技术实现思路

1、针对上述技术问题,本专利技术采用的技术方案为:一种布线方法,所述方法包括如下步骤:

2、a100,获取关键信息表,所述关键信息表包括n个驱动引脚的关联条目,其中每个关联条目包括驱本文档来自技高网...

【技术保护点】

1.一种布线方法,其特征在于,所述方法包括如下步骤:

2.根据权利要求1所述的方法,其特征在于,A700还包括:当neti为关键网络集中的元素时,neti的布线步骤包括:

3.根据权利要求2所述的方法,其特征在于,A730还包括:当匹配不成功时,标记所述toFPGA为非关键芯片,得到非关键芯片集;

4.根据权利要求1所述的方法,其特征在于,A750中的最小树为斯坦纳最小树SMT或最小生成树。

5.根据权利要求1所述的方法,其特征在于,所述驱动引脚为待优化的活跃节点。

6.根据权利要求4所述的方法,其特征在于,所述活跃节点的判断步...

【技术特征摘要】

1.一种布线方法,其特征在于,所述方法包括如下步骤:

2.根据权利要求1所述的方法,其特征在于,a700还包括:当neti为关键网络集中的元素时,neti的布线步骤包括:

3.根据权利要求2所述的方法,其特征在于,a730还包括:当匹配不成功时,标记所述tofpga为非关键芯片,得到非关键芯片集;

4.根据权利要求1所述的方法,其特征在于,a750中的最小树为斯坦纳最小树smt或最小生成树。

5.根据权利要求1所述的方法,其特征在于,所述驱动引脚为待优化的活跃节点。

6.根据权利要求4所述的方法,其特征在于...

【专利技术属性】
技术研发人员:贝泽华
申请(专利权)人:上海合见工业软件集团有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1