一种基于FPGA的PRACH前导序列检测的实现方法和装置制造方法及图纸

技术编号:43499985 阅读:19 留言:0更新日期:2024-11-29 17:05
本发明专利技术涉及移动通信技术领域,公开了一种基于FPGA的PRACH前导序列检测的实现方法和装置,PRACH前端处理模块对接收到的信号的时域IQ数据进行处理,输出数据为频域的PRACH有效子载波IQ数据;前后端中转模块采用异步RAM完成前后端数据的跨时钟域的转换,将前端时钟域的频域IQ数据,转换为后端时钟域的频域IQ数据;PRACH后端处理模块对从前后端中转模块得到的输入数据进行处理,得到preamble的检测结果,并以32bit位宽的寄存器组形式输出;PRACH的配置参数由CPU处理得到后经PCIE下发给FPGA,相关峰检测得到的检测结果经过跨时钟域处理后,经由PCIE上报给CPU;本发明专利技术能完成随机接入过程中的preamble检测的步骤,解决5G通信中UE与基站端的随机接入需满足大容量、高速率和稳定性高等技术难题。

【技术实现步骤摘要】

本专利技术涉及移动通信,具体涉及一种基于fpga的prach前导序列检测的实现方法和装置。


技术介绍

1、在5g(5th generation,第五代)移动通信中,ue(user equipment,用户设备)接入无线网络,必须经过小区搜索、小区系统信息获取、随机接入等过程。

2、ue开机之后,便开始小区搜索过程。当小区搜索成功之后,ue可与小区取得下行同步。ue可通过下行传输获得小区系统信息。小区系统信息中包括该小区可用的prach(physical randomaccess channel,物理随机接入信道)时频资源,在5g中主要由sib1中的prach-configindex和prach-frequencyoffset字段决定。这两个字段确定了,对于需要接入该小区的所有ue而言,preamble(前导序列)的格式与可选的时频资源便确定了。

3、随机接入过程的初始步骤是由ue端发送随机接入的preamble。ue可通过时域zc(zaddoffchu)序列的生成,fft(fast fouriertransform,快速傅里叶变换)本文档来自技高网...

【技术保护点】

1.一种基于FPGA的PRACH前导序列检测的实现方法,其特征在于,所述基于FPGA的PRACH前导序列检测的实现方法包括以下步骤:

2.如权利要求1所述的一种基于FPGA的PRACH前导序列检测的实现方法,其特征在于,所述对接收到的信号的时域IQ数据yreceive(t)进行处理,输出数据为频域的PRACH有效子载波IQ数据包括:

3.如权利要求1所述的一种基于FPGA的PRACH前导序列检测的实现方法,其特征在于,所述对经过前后端中转得到的输入数据进行处理,得到preamble的检测结果preamble_indication,并以32bit位宽的寄存器组形式输...

【技术特征摘要】

1.一种基于fpga的prach前导序列检测的实现方法,其特征在于,所述基于fpga的prach前导序列检测的实现方法包括以下步骤:

2.如权利要求1所述的一种基于fpga的prach前导序列检测的实现方法,其特征在于,所述对接收到的信号的时域iq数据yreceive(t)进行处理,输出数据为频域的prach有效子载波iq数据包括:

3.如权利要求1所述的一种基于fpga的prach前导序列检测的实现方法,其特征在于,所述对经过前后端中转得到的输入数据进行处理,得到preamble的检测结果preamble_indication,并以32bit位宽的寄存器组形式输出,包括:

4.如权利要求3所述的一种基于fpga的prach前导序列检测的实现方法,其特征在于,所述将pdp划分为多个窗,搜索每个窗中的峰值,在pdp上将峰值点与邻近的左右各1个点去掉后,计算剩余的点的平均功率,得到平均噪声功率,包括:

5.如权利要求3所述的一种基于fpga的prach前导序列检测的实现方法,其特征在于,所述通过峰值与平均噪声功率,计算得到信干噪比,进...

【专利技术属性】
技术研发人员:黄文隽张一甘华强
申请(专利权)人:成都图迅科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1