一种控制方法和相关装置制造方法及图纸

技术编号:43454976 阅读:23 留言:0更新日期:2024-11-27 12:55
本申请提供了一种控制方法及相关装置,应用于处理器,所述处理器包括多个处理核,以及所述多个处理核共享的若干存储单元,其中,第一处理核确定待读写的目标存储单元;所述第一处理核是所述多个处理核中的任一处理核;所述第一处理核确定所述目标存储单元对应的第一目标读写频率;所述第一目标读写频率与所述目标存储单元和所述第一处理核之间的距离相适配;所述第一处理核基于所述第一目标读写频率对所述目标存储单元进行数据读写。

【技术实现步骤摘要】

本申请涉及信息处理领域,更具体的说,是涉及一种控制方法和相关装置


技术介绍

1、cpu缓存(cache memory)是位于cpu内的临时存储器。cpu缓存的作用主要是为了解决cpu运算速度与内存读写速度不匹配的矛盾。

2、cpu缓存包括几个层级,比如一级缓存(l1 cache)、二级缓存(l2 cache)、三级缓存(l3 cache)等。

3、一级缓存是指cpu的第一层级的高速缓存,主要担当的工作是缓存指令和缓存数据。二级缓存是cpu的第二层级的高速缓存。三级缓存是cpu的第三层级的高速缓存。缓存的作用是降低内存访问延迟,提升海量数据量计算时的性能。

4、相较于一级缓存和二级缓存,cpu从三级缓存中读取数据的延迟时间较高,使得cpu从三级缓存中读取数据的效率较低。


技术实现思路

1、有鉴于此,本申请提供了一种控制方法和相关装置,如下:

2、一种控制方法,应用于处理器,所述处理器包括多个处理核,以及所述多个处理核共享的若干存储单元,所述方法包括:

...

【技术保护点】

1.一种控制方法,应用于处理器,所述处理器包括多个处理核,以及所述多个处理核共享的若干存储单元,所述方法包括:

2.根据权利要求1所述的方法,如果所述目标存储单元是所述若干存储单元中的第一存储单元,所述目标存储单元对应的第一目标读写频率是第一读写频率;

3.根据权利要求1所述的方法,所述确定所述目标存储单元对应的第一目标读写频率,包括:

4.根据权利要求1所述的方法,还包括:确定当前的应用场景;

5.根据权利要求1所述的方法,所述确定所述目标存储单元对应的第一目标读写频率,包括:

6.根据权利要求1所述的方法,还包括:接收非第一...

【技术特征摘要】

1.一种控制方法,应用于处理器,所述处理器包括多个处理核,以及所述多个处理核共享的若干存储单元,所述方法包括:

2.根据权利要求1所述的方法,如果所述目标存储单元是所述若干存储单元中的第一存储单元,所述目标存储单元对应的第一目标读写频率是第一读写频率;

3.根据权利要求1所述的方法,所述确定所述目标存储单元对应的第一目标读写频率,包括:

4.根据权利要求1所述的方法,还包括:确定当前的应用场景;

5.根据权利要求1所述的方法,所述确定所述目标存储单元对应的第一目标读写频率,包括:

6.根据权利要求1所述的方法,还包括:接收非第一处理核共享的所述非第一处理核确定的所述目标存储单元对应的...

【专利技术属性】
技术研发人员:黄锌发彭金刚
申请(专利权)人:联想北京有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1