【技术实现步骤摘要】
本公开涉及一种显示基板、显示装置和显示驱动方法。
技术介绍
1、一般而言,针对显示区域内的每一类驱动信号线(例如栅线、发光控制信号线、不同类型的重置信号线等),均会在周边区域配置一个对应的驱动电路;例如,若显示区域中存在4类驱动信号线,则需要在周边区域配置4个独立的驱动电路。随着驱动信号线类别的增多,周边区域所需配置的驱动电路个数增多,不利于窄边框的实现。
技术实现思路
1、本公开实施例提供了一种显示基板、显示装置和显示驱动方法。
2、第一方面,本公开实施例提供了一种显示基板,包括:显示区域和围绕所述显示区域的周边区域,所述显示区域内设置有呈阵列排布的多个像素单元,全部所述像素单元划分为n个像素单元组,n为整数且n≥2,每个所述像素单元组配置有对应的栅线、第一重置信号线和第二重置信号线;
3、所述周边区域内设置有驱动模块,所述驱动模块包括至少两个驱动电路,所述周边区域内还设置有与所述驱动电路一一对应的至少两个工作信号线组,每个所述工作信号线组包括至少两条工作信号线,
...【技术保护点】
1.一种显示基板,其中,包括:显示区域和围绕所述显示区域的周边区域,所述显示区域内设置有呈阵列排布的多个像素单元,全部所述像素单元划分为N个像素单元组,N为整数且N≥2,每个所述像素单元组配置有对应的栅线和第二重置信号线;所述周边区域内设置有驱动模块,所述驱动模块包括至少两个驱动电路,所述周边区域内还设置有至少两个工作信号线组,所述工作信号线组中的工作信号线配置为向对应的驱动电路提供电信号;
2.根据权利要求1所述的显示基板,其中,当k=1时,第一级所述第一移位寄存器与所述第一时钟信号线和所述第二时钟信号线连接;第三级所述第一移位寄存器与所述第三时钟信号线
...【技术特征摘要】
1.一种显示基板,其中,包括:显示区域和围绕所述显示区域的周边区域,所述显示区域内设置有呈阵列排布的多个像素单元,全部所述像素单元划分为n个像素单元组,n为整数且n≥2,每个所述像素单元组配置有对应的栅线和第二重置信号线;所述周边区域内设置有驱动模块,所述驱动模块包括至少两个驱动电路,所述周边区域内还设置有至少两个工作信号线组,所述工作信号线组中的工作信号线配置为向对应的驱动电路提供电信号;
2.根据权利要求1所述的显示基板,其中,当k=1时,第一级所述第一移位寄存器与所述第一时钟信号线和所述第二时钟信号线连接;第三级所述第一移位寄存器与所述第三时钟信号线和所述第四时钟信号线连接。
3.根据权利要求1所述的显示基板,其中,所述重置驱动电路包括级联的n个第二移位寄存器;位于第j级的所述第二移位寄存器的信号输出端为第j个所述第二信号输出端;所述第二信号输出端与所述像素单元组所对应的所述第二重置信号线连接;j为整数且1≤j≤n。
4.根据权利要求3所述的显示基板,其中,n个所述像素单元组沿第一方向排布;
5.根据权利要求3所述的显示基板,其中,与所述重置驱动电路对应的所述工作信号线组包括第五时钟信号线、第六时钟信号线、高电平工作电压信号线和低电平工作电压信号线;
6.根据权利要求5所述的显示基板,其中,所述第五时钟信号线提供的时钟信号处于有效电平状态的时段与所述第六时钟信号线提供的时钟信号处于有效电平状态的时段错开。
7.根据权利要求1所述的显示基板,其中,所述第一时钟信号线提供的时钟信号处于有效电平状态的时段与所述第二时钟信号线提供的时钟信号处于有效电平状态的时段错开。
8.根据权利要求1所述的显示基板,其中,所述第一移位寄存器包括:第一输入子电路、第一下拉控制子电路、第一输出子电路和第一下拉子电路;
9.根据权利要求1所述的显示基板,其中,每个所述像素单元组配置有对应的发光控制信号线,所述驱动模块还包括发光控制驱动电路,所述发光控制驱动电路配置有能够依次输出发光控制扫描信号的多个第三信号输出端;所述多个第三信号输出端与所述像素单元组所配置的发光控制信号线连接。
...【专利技术属性】
技术研发人员:王文康,刁永富,杨中流,陈祯祐,
申请(专利权)人:京东方科技集团股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。