时钟检测电路、时钟检测方法、芯片及电子设备技术

技术编号:43306643 阅读:27 留言:0更新日期:2024-11-12 16:23
本申请涉及集成电路技术领域,尤其涉及一种时钟检测电路、时钟检测方法、芯片及电子设备,在本申请的时钟检测电路中,计数电路对第一时钟信号的有效沿进行计数;数据捕获电路,根据第二时钟信号捕获计数电路得到的至少两个目标计数值;检测电路用于根据至少两个目标计数值对第一时钟信号或第二时钟信号进行检测;通过上述方式,第一时钟信号和第二时钟信号的其中一个作为基准时钟信号、另一个作为待测时钟信号,根据第二时钟信号捕获对应的第一时钟信号的有效沿的计数值,根据捕获的计数值实现第一时钟信号和第二时钟信号的交叉检测,能够及时发现第一时钟信号或第二时钟信号异常,避免影响系统的正常运行。

【技术实现步骤摘要】

本申请涉及集成电路,尤其涉及一种时钟检测电路、时钟检测方法、芯片及电子设备


技术介绍

1、在芯片(integrated circuit,ic)中,例如系统级芯片(system on chip,soc),一般都具有至少一个内部时钟源和至少一个外部时钟源。

2、
技术介绍
中,在芯片的系统启动阶段以及启动后运行阶段,内部时钟源和/或外部时钟源会产生多个时钟信号,当某个时钟信号异常时,可能会影响系统的正常运行,严重时会导致系统死机以及信息丢失,因此,需要对时钟信号进行检测以及时发现时钟信号异常。


技术实现思路

1、鉴于以上问题,本申请实施例提供一种时钟检测电路、时钟检测方法、芯片及电子设备,以解决上述技术问题。

2、第一方面,本申请实施例提供一种时钟检测电路,包括:

3、计数电路,用于对第一时钟信号的有效沿进行计数,以得到计数值;

4、数据捕获电路,用于根据第二时钟信号捕获所述计数电路得到的至少两个目标计数值;

5、检测电路,用于根据所述至少两个目标计数值对本文档来自技高网...

【技术保护点】

1.一种时钟检测电路,其特征在于,包括:

2.根据权利要求1所述的时钟检测电路,其特征在于,所述数据捕获电路还用于在所述第二时钟信号发生边沿跳变时,捕获所述计数电路得到的所述目标计数值。

3.根据权利要求2所述的时钟检测电路,其特征在于,所述第一时钟信号的频率大于所述第二时钟信号的频率,所述检测电路还用于获取所述至少两个目标计数值中每相邻两个所述目标计数值的计数差值,根据至少一个所述计数差值确定所述第一时钟信号或所述第二时钟信号是否异常。

4.根据权利要求3所述的时钟检测电路,其特征在于,所述检测电路还用于获取所述至少两个目标计数值中每相邻两个所述目标...

【技术特征摘要】

1.一种时钟检测电路,其特征在于,包括:

2.根据权利要求1所述的时钟检测电路,其特征在于,所述数据捕获电路还用于在所述第二时钟信号发生边沿跳变时,捕获所述计数电路得到的所述目标计数值。

3.根据权利要求2所述的时钟检测电路,其特征在于,所述第一时钟信号的频率大于所述第二时钟信号的频率,所述检测电路还用于获取所述至少两个目标计数值中每相邻两个所述目标计数值的计数差值,根据至少一个所述计数差值确定所述第一时钟信号或所述第二时钟信号是否异常。

4.根据权利要求3所述的时钟检测电路,其特征在于,所述检测电路还用于获取所述至少两个目标计数值中每相邻两个所述目标计数值的计数差值,若至少一个所述计数差值不符合第一预设条件,则确定所述第一时钟信号或所述第二时钟信号异常。

5.根据权利要求3所述的时钟检测电路,其特征在于,所述检测电路还用于获取所述至少两个目标计数值中每相邻两个所述目标计数值的计数差值,根据至少一个所述计数差值获取所述第一时钟信号或所述第二时钟信号的当前信号频率,若所述当前信号频率不符合第二预设条件,则确定所述第一时钟信号或所述第二时钟信号异常。

6.根据权利要求2所述的时钟检测电路,其特征在于,所述数据捕获电路包括:

7.根据权利要求6所述的时钟检测电路,其特征在于,所述时钟检测电路还包括:

8.根据权利要求7所述的时钟检测电路,其特征在于,所述有效沿检测电路包括用于接收所述第二时钟信号的输入端、用于输出所述第二时钟信号的第一有效沿的第一输出端以及用于输出所述第二时钟信号的第二有效沿的第二输出端;

9.根据权利要求1所述的时钟检测电路,其特征在于,所述时钟检测电路还包括:

【专利技术属性】
技术研发人员:杨凯旋王世好
申请(专利权)人:合肥市芯海电子科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1