支持并口通信的网络税控器制造技术

技术编号:4329246 阅读:254 留言:1更新日期:2012-04-11 18:40
本实用新型专利技术公开了一种支持并口通信的网络税控器,包括主控芯片和并口,在所述主控芯片与并口之间连接有CPLD逻辑芯片;所述CPLD逻辑芯片一方面将主控芯片发送的数据转换为标准并口定义所要求的数据信号和控制信号,传输至所述的并口,另一方面将通过并口接收到的信号转换为主控芯片所支持的数据格式传输至所述的主控芯片。本实用新型专利技术的网络税控器通过CPLD逻辑芯片来实现并口通信功能,从而摆脱了对主控芯片类型选择上的限制,技术人员可以采用不具备并行接口的集成芯片作为主控芯片来设计系统电路,从而方便了技术人员的电路设计。(*该技术在2019年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术属于税控设备
,具体地说,是涉及一种可支持并口通信的网络税控器
技术介绍
网络税控器是目前的新兴产品,是一种监控POS系统打印发票信息数据的专用设备。网络税控器不仅需要通过互联网络与分散在不同区域的P0S终端设备连接通信,以实现网络税控器对各P0S终端设备的统一监控及数据采集和管理功能;而且还需要与本地的某些输出设备相连接,比如打印机等,以实现数据的导出等功能。为了方便网络税控器与打印机等需要并口通信的本地设备连接通讯,在网络税控器上需要设计至少一路并行接口 。目前的标准并口一般都定义有25根引脚,通过网络税控器内部的主控芯片按照标准并口定义生成并行数据,通过主控芯片传输至外部设备。为了实现主控芯片与并行接口的连接通信,传统的电路设计都是需要采用具有并口的集成芯片作为主控芯片来设计系统电路,不仅限制了系统电路设计的灵活性,而且增加了硬件成本。 基于此,如何利用任一主控芯片都具备的普通GPIO 口来实现并口通讯功能,以提高系统电路设计的灵活性,是本技术所要解决的主要问题。
技术实现思路
本技术的目的在于提供一种通过可编程逻辑器件CPLD实现并口通信功能的网络税控器,以摆脱在系统本文档来自技高网...

【技术保护点】
一种支持并口通信的网络税控器,包括主控芯片和并口,其特征在于:在所述主控芯片与并口之间连接有CPLD逻辑芯片;所述CPLD逻辑芯片一方面将主控芯片发送的数据转换为标准并口定义所要求的数据信号和控制信号,传输至所述的并口,另一方面将通过并口接收到的信号转换为主控芯片所支持的数据格式传输至所述的主控芯片。

【技术特征摘要】
一种支持并口通信的网络税控器,包括主控芯片和并口,其特征在于在所述主控芯片与并口之间连接有CPLD逻辑芯片;所述CPLD逻辑芯片一方面将主控芯片发送的数据转换为标准并口定义所要求的数据信号和控制信号,传输至所述的并口,另一方面将通过并口接收到的信号转换为主控芯片所支持的数据格式传输至所述的主控芯片。2 根据权利要求1所述的支持并口通信的网络税控器,其特征在于所述CPLD逻辑芯片通过逻辑驱动电路连接所述的并口 。3. 根据权利要求1或2所述的支持并口通信的网络税控器,其特征在于所述主控芯片通过数据总线连接所述的CPLD逻辑芯片。4. 根据权利要求3所述的支持并口通信的网络税控器,其特征在于在所述数据总线中包括数据信号线、地址信号线、读控制信号线、写控制信号线和片选信号线,分别对应连接在主控芯片与CPLD逻辑芯片的相应管脚之间。5 根据权利要求4所述的支持并口通信的网络税控器,其特征在于所述CPLD逻辑芯片通过其2路GPI0口产生并输出...

【专利技术属性】
技术研发人员:刘文阳李龙伟胡彦磊
申请(专利权)人:青岛海信智能商用设备有限公司
类型:实用新型
国别省市:95[中国|青岛]

网友询问留言 已有1条评论
  • 来自[安徽省合肥市电信] 2015年01月18日 16:34
    并行接口,指采用并行传输方式来传输数据的接口标准。从最简单的一个并行数据寄存器或专用接口集成电路芯片如8255、6820等,一直至较复杂的SCSI或IDE并行接口,种类有数十种。一个并行接口的接口特性可以从两个方面加以描述:1.以并行方式传输的数据通道的宽度,也称接口传输的位数;2.用于协调并行数据传输的额外接口控制线或称交互信号的特性。数据的宽度可以从1~128位或者更宽,最常用的是8位,可通过接口一次传送8个数据位。在计算机领域最常用的并行接口是通常所说的LPT接口。
    0
1