芯片总线数据的传输校验系统、方法、装置及相关设备制造方法及图纸

技术编号:43123541 阅读:16 留言:0更新日期:2024-10-26 10:02
本申请公开了一种芯片总线数据的传输校验系统、方法、装置及相关设备,涉及芯片技术领域。其系统包括:总线模块包括地址总线,地址总线用于将从单元的地址信息传输至主单元;传输校验模块,包括寄存器单元和检测运算单元;寄存器单元用于配置的起始地址和结束地址;检测运算单元包括地址校验子单元,用于获取地址总线传输的地址信息;按照起始地址和结束地址所指示的目标地址顺序,对地址信息中至少两个的存放地址进行校验;在至少两个的存放地址的顺序不符合目标地址顺序的情况下,生成第一中断信号并发送至中断单元;中断单元,与检测运算单元及总线模块连接,用于响应于第一中断信号,控制总线模块中断传输主单元和从单元之间的数据。

【技术实现步骤摘要】

本申请属于芯片,尤其涉及一种芯片总线数据的传输校验系统、方法、装置及相关设备


技术介绍

1、soc(system-on-chip)芯片是一种集成了多个功能组件或模块的芯片,包括处理器核心、内存控制器、输入/输出接口、网络接口、图形处理器、加速器等功能模块。在芯片内部连接各功能模块进行数据通信的部件即芯片总线。现有技术通过在总线上增加校验模块以对总线中访问地址相同的写数据和读数据进行传输校验,以实现在芯片遇到攻击时导致的总线错误检测功能。然而,这样可能存在写数据和读数据校验正确但传输地址顺序被蓄意破坏的情况,只能在等待数据传输完成后才能知晓传输顺序是否正确,因此无法在芯片受到外部攻击时及时中断数据传输,使得芯片内部环境的安全不能得到有效保障。


技术实现思路

1、本申请实施例提供一种芯片总线数据的传输校验系统、方法、装置及相关设备,能够有效保障芯片内部环境的安全。

2、第一方面,本申请实施例提供一种芯片总线数据的传输校验系统,系统包括:主单元、从单元、总线模块、传输校验模块和中断单元;

本文档来自技高网...

【技术保护点】

1.一种芯片总线数据的传输校验系统,其特征在于,包括:主单元、从单元、总线模块、传输校验模块和中断单元;

2.根据权利要求1所述的系统,其特征在于,

3.根据权利要求2所述的系统,其特征在于,

4.根据权利要求1所述的系统,其特征在于,所述总线模块还包括控制总线,所述控制总线用于将所述从单元的访问信息传输至所述主单元,所述访问信息包括访问类型、访问宽度和执行指令。

5.一种芯片总线数据的传输校验方法,其特征在于,应用于如权利要求1至4中任一项所述的芯片总线数据的传输校验系统,所述方法包括:

6.根据权利要求5所述的方法,其特征在...

【技术特征摘要】

1.一种芯片总线数据的传输校验系统,其特征在于,包括:主单元、从单元、总线模块、传输校验模块和中断单元;

2.根据权利要求1所述的系统,其特征在于,

3.根据权利要求2所述的系统,其特征在于,

4.根据权利要求1所述的系统,其特征在于,所述总线模块还包括控制总线,所述控制总线用于将所述从单元的访问信息传输至所述主单元,所述访问信息包括访问类型、访问宽度和执行指令。

5.一种芯片总线数据的传输校验方法,其特征在于,应用于如权利要求1至4中任一项所述的芯片总线数据的传输校验系统,所述方法包括:

6.根据权利要求5所述的方法,其特征在于,所述方法还包括:...

【专利技术属性】
技术研发人员:卢锋
申请(专利权)人:中移物联网有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1