用以减小高速DAC及数字发射器中的功耗及面积的混合速率接口制造技术

技术编号:43038712 阅读:16 留言:0更新日期:2024-10-22 14:26
本公开涉及一种用以减小高速DAC及数字发射器中的功耗及面积的混合速率接口。一种系统包含用以依第一频率接收若干位的端口。一或多个单元以为所述第一频率的N倍的信道频率为信道产生信号。所述单元以为所述第一频率的M倍但小于所述信道频率的第二频率发射。接口链路耦合于所述端口的所述输入位的部分与所述一或多个单元之间且所述输入位的所述部分由温度计编码的T个位编码,使得所述T个位中的每一者由具有相应T位的值的M个重复平行位编码。每一接口链路包含每一T位与每一第一单元之间的M条接口线,且M小于N以减少所述T个位的接口线的数目。

【技术实现步骤摘要】

本描述大体上涉及数/模转换器,且特定来说涉及高速数/模转换器的接口。


技术介绍

1、高速数/模转换器及数字发射器在数/模转换器的数字输入端口与模拟射频(rf)段之间具有大接口。大接口占据大面积且消耗大量电力。非常希望具有更小尺寸的接口,其消耗更少功率。


技术实现思路

1、一方面,本公开提供一种系统,其包括:端口,其经配置以依第一频率接收输入位;一或多个第一单元,其经配置以依为所述第一频率的n倍的第二频率发射;一或多个第一接口链路,其耦合于所述输入位的第一部分与所述一或多个第一单元之间,其中所述第一部分的每一输入位由具有相应输入位的值的n个重复平行位编码,且每一第一接口链路包括在所述第一部分的每一输入位的所述n个重复平行位与每一第一单元之间的n条平行接口线;一或多个第二单元,其经配置以依为所述第一频率的m倍的第三频率发射;及一或多个第二接口链路,其耦合于所述输入位的第二部分与所述一或多个第二单元之间,其中所述输入位的所述第二部分由温度计编码的t个位编码,其中所述t个位中的每一者由m个重复平行位编码,且其中每一第本文档来自技高网...

【技术保护点】

1.一种系统,其包括:

2.根据权利要求1所述的系统,其中N等于16,其中所述输入位的所述第一部分经二进制编码,使得每一位由16个重复平行位编码,其中每一第一接口链路耦合于所述16个重复平行位与每一第一单元之间。

3.根据权利要求1的系统,其中所述输入位包括13个位,所述第一部分包括7个位,且所述第二部分包括6个位。

4.根据权利要求1所述的系统,其中所述温度计编码的T个位最多包括所述T个位之间的一个转变,且其中所述第二部分包括6个位且所述温度计编码的T个位是64。

5.根据权利要求1所述的系统,其中每一第一单元包括经配置以串行化N个重复平...

【技术特征摘要】

1.一种系统,其包括:

2.根据权利要求1所述的系统,其中n等于16,其中所述输入位的所述第一部分经二进制编码,使得每一位由16个重复平行位编码,其中每一第一接口链路耦合于所述16个重复平行位与每一第一单元之间。

3.根据权利要求1的系统,其中所述输入位包括13个位,所述第一部分包括7个位,且所述第二部分包括6个位。

4.根据权利要求1所述的系统,其中所述温度计编码的t个位最多包括所述t个位之间的一个转变,且其中所述第二部分包括6个位且所述温度计编码的t个位是64。

5.根据权利要求1所述的系统,其中每一第一单元包括经配置以串行化n个重复平行位的串行化器。

6.根据权利要求5所述的系统,其中每一第一单元包括经配置以依所述第二频率从所述串行化的n个重复平行位产生模拟信号的信号产生器。

7.根据权利要求1所述的系统,其中所述第一部分包括所述端口的最低有效输入位,且所述第二部分包括所述端口的最高有效输入位。

8.一种系统,其包括:

9.根据权利要求8所述的系统,其中所述第一频率是1ghz,所述信道频率是16ghz,且所述第二频率是4ghz或8ghz,且其中每一第一接口链路包括4或8条接口线。

10.根据权利要求8所述的系统,其进一步...

【专利技术属性】
技术研发人员:M·米赫马尔A·L·林A·J·布兰克斯比T·索乌拉蒂A·贝扎德
申请(专利权)人:安华高科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1