星载多速率总线传输装置及方法制造方法及图纸

技术编号:42872766 阅读:45 留言:0更新日期:2024-09-27 17:32
本发明专利技术提供了一种星载多速率总线传输装置,包括FPGA模块、SRIO交换芯片、1553B接口芯片以及对外提供标准接口形式的SRIO接口、SpaceWire接口和1553B接口;所述FPGA模块还包括有桥接单元、交换开关、控制逻辑单元以及路由表;桥接单元分别与SRIO交换芯片上的第一SRIO端口以及交换开关上的第一SpaceWire端口连接;交换开关的第二SpaceWire端口分别连接于SpaceWire接口且所述交换开关与1553B接口芯片连接;控制逻辑单元装载有用于不同类型端口间数据交换的控制程序,以用于根据路由表为接入设备分配对应的逻辑地址,并控制接入设备的数据发送至目标端口,以实现端到端的数据传输。还提供了一种星载多速率总线传输方法。如此,本发明专利技术解决了不同类型总线接入传输交换机制复杂,可靠性较低的问题。

【技术实现步骤摘要】

本专利技术涉及航天器总线,尤其涉及一种星载多速率总线传输装置及方法


技术介绍

1、航天器总线的数据传输率、灵活性和可靠性直接影响着航天器的整体性能,是系统设计的重要环节。未来航天任务需要在科学仪器、大容量内存、计算机以及上下行链路间进行大量的数据交换,必然要求星内及星间通信具有更高的处理速度、可靠性和抗辐照能力;同时也应能够实现航天器内数据的分布式处理,能够保障航天器精确的自主运行。

2、随着卫星研制技术的进步,卫星可承载的载荷种类和数量不断增加,软件功能和体量逐渐增长,整星呈现智能化、模块化的特征,从而对总线的数据交互能力、可靠性、泛用和兼容性等提出了进一步的需求。借助高速总线传输技术,能够将内部各分系统进行统一管理,构成卫星内部网络;网络具备如下的特点:具备高速信息传输速率、采用低成本标准化协议与硬件接口、具有良好节点扩充能力和兼容性、具有抗辐射能力。

3、不难看出,上述几方面的需求具备两个相反的方向:一方面由于智能化应用的增加,高处理能力和分布式处理成为常态,从而要求总线具有更高的通信速率;另一方面由于模块化通用化的需求以及本文档来自技高网...

【技术保护点】

1.一种星载多速率总线传输装置,其特征在于,包括FPGA模块、SRIO交换芯片、1553B接口芯片以及对外提供标准接口形式的至少一SRIO接口、至少一SpaceWire接口和至少一1553B接口;所述FPGA模块还包括有桥接单元、交换开关、控制逻辑单元以及路由表;其中:

2.根据权利要求1所述的星载多速率总线传输装置,其特征在于,所述SRIO交换芯片的至少一第二SRIO端口分别连接于所述至少一SRIO接口,所述1553B接口芯片与所述1553B接口连接,以用于1553B总线通信控制。

3.根据权利要求2所述的星载多速率总线传输装置,其特征在于,所述SRIO交换芯片...

【技术特征摘要】

1.一种星载多速率总线传输装置,其特征在于,包括fpga模块、srio交换芯片、1553b接口芯片以及对外提供标准接口形式的至少一srio接口、至少一spacewire接口和至少一1553b接口;所述fpga模块还包括有桥接单元、交换开关、控制逻辑单元以及路由表;其中:

2.根据权利要求1所述的星载多速率总线传输装置,其特征在于,所述srio交换芯片的至少一第二srio端口分别连接于所述至少一srio接口,所述1553b接口芯片与所述1553b接口连接,以用于1553b总线通信控制。

3.根据权利要求2所述的星载多速率总线传输装置,其特征在于,所述srio交换芯片包括x路所述第一srio端口和y路所述第二srio端口,所述交换开关上设有x路所述第一spacewire端口和z路所述第二spacewire端口,所述桥接单元将x路所述第一srio端口和x路所述第一spacewire端口一一对应连接;所述1553b接口芯片连接于1路所述1553b接口。

4.根据权利要求1所述的星载多速率总线传输装置,其特征在于,还包括有一用于提供数据缓存功能的ddr同步动态存储器,所述fpga模块中配置有至少一与所述ddr同步动态存储器连接的ddr访问控制单元...

【专利技术属性】
技术研发人员:王睿韩笑冬安卫钰徐楠宫江雷邢川王亚坤武长青冯彦君
申请(专利权)人:中国空间技术研究院
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1