【技术实现步骤摘要】
本专利技术属于数字集成电路后端设计,具体涉及一种结合早期时钟树与h-tree的时钟树综合优化方法。
技术介绍
1、时钟树综合(cts)技术是集成电路(ic)设计中的一个关键环节,其主要目标是在芯片上创建一个延迟短、低功耗、低偏差、高稳定性的时钟分配网络。随着制程技术的进步,集成电路的规模越来越大,工作频率越来越高,这就对cts提出了更高的要求。
2、为了得到一个更好的时钟网络,前人提出了多种时钟树结构。时钟树根据其在芯片内的分布特征,可分为多种结构,主要有h-tree、x-tree,以及梳状或脊椎状时钟网(clock tree me-sh:comb or spine)。在实际设计当中,由于平衡树和h树结构简单易于实现,往往使用较多。其中,h树的优点在于从中心点到达各个叶节点的距离几乎相等,可以最大限度地减小时钟偏差,从而加快时序收敛速度,缩短设计周期。
3、然而,h树在实际工程项目当中也会存在较大的缺点,比如有的时钟叶节点需要为了时序收敛需要插入insertion delay,平衡这些叶节点和普通叶节点的时候会造
...【技术保护点】
1.一种结合早期时钟树与H-tree的时钟树综合优化方法,其特征在于,包括如下步骤:
2.如权利要求书1所述的结合早期时钟树与H-tree的时钟树综合优化方法,其特征在于,所述步骤1包括提取底层子模块中和本层设计有时序检查关系的寄存器以及相应的时钟端口名称,并提取出从同一个时钟端口出来的最长和最短的时钟路径并求均值avg_latency,将该均值和相应的时钟端口输出到文件夹Insertion_delay_1.info中。
3.如权利要求书1所述的结合早期时钟树与H-tree的时钟树综合优化方法,其特征在于,所述步骤2包括在完成前期的宏单元布局、
...【技术特征摘要】
1.一种结合早期时钟树与h-tree的时钟树综合优化方法,其特征在于,包括如下步骤:
2.如权利要求书1所述的结合早期时钟树与h-tree的时钟树综合优化方法,其特征在于,所述步骤1包括提取底层子模块中和本层设计有时序检查关系的寄存器以及相应的时钟端口名称,并提取出从同一个时钟端口出来的最长和最短的时钟路径并求均值avg_latency,将该均值和相应的时钟端口输出到文件夹insertion_delay_1.info中。
3.如权利要求书1所述的结合早期时钟树与h-tree的时钟树综合优化方法,其特征在于,所述步骤2包括在完成前期的宏单元布局、生成早期时钟树综合约束文件以及标准单元放置之后,进行常规时钟树综合,读取常规时钟树综合时序报告,提取违例路径以及违例路径的前后级时序裕量,若前后级时序裕量满足如下要求:
4.如权利要求书1所述的结合早期时钟树与h-tree的时钟树综合优化方法,其特征在于,所述步骤2中的生成早期时钟树综合约束文件和步骤5中的生成时钟树综合约束文件使用同一种生成时钟树综合约束文件方法,其区别在于,早期时钟树综合约束文件是在宏单元布局之后且标准单元放置之前生成,而常规时钟树综合约束文件是在进行标准单元放置之后生成,且常规时钟树综合约束文件相比于早期时钟树综合约束文件会增加步骤4中克隆的icg单元相关信息。
5.如权利求书4所述的结合早期时钟树与h-tree的时钟树综合优化方法,其特征在于,所述生成时钟树综合约束文件方法包括:指令自动生成时钟树综合指引文件,在指引文件基础上设置时钟树所用单元类型、指定时钟树的顶端/主干/分支的布线层、定义生成布线的non-default ruler(ndr)、设置最大跳变延迟、定义全局目标时钟偏差。
6.如权...
【专利技术属性】
技术研发人员:符强,梁家瑞,纪元法,孙希延,梁维彬,白杨,肖有军,
申请(专利权)人:桂林电子科技大学,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。