【技术实现步骤摘要】
本申请涉及存储技术,特别地,涉及区分操作nvm芯片的读时钟与编程时钟的控制部件以及操作nvm芯片的方法。
技术介绍
1、图1a展示了固态存储设备的框图。固态存储设备102同主机相耦合,用于为主机提供存储能力。主机同固态存储设备102之间可通过多种方式相耦合,耦合方式包括但不限于通过例如sata(serial advanced technology attachment,串行高级技术附件)、scsi(small computer system interface,小型计算机系统接口)、sas(serial attachedscsi,串行连接scsi)、ide(integrated drive electronics,集成驱动器电子)、usb(universal serial bus,通用串行总线)、pcie(peripheral component interconnectexpress,pcie,高速外围组件互联)、nvme(nvm express,高速非易失存储)、以太网、光纤通道、无线通信网络等连接主机与固态存储设备102。主机可以
...【技术保护点】
1.一种处理命令的方法,其特征在于,包括:
2.如权利要求1所述的方法,其特征在于,其中,
3.如权利要求1或2所述的方法,其特征在于,其中,
4.如权利要求1-3任一项所述的方法,其特征在于,还包括:
5.如权利要求4所述的方法,其特征在于,还包括:
6.如权利要求5所述的方法,其特征在于,响应于当前LDPC译码器的码率所对应的纠错能力小于NVM芯片自身的数据错误率与在闪存通道上传输数据时闪存通道引入的数据错误率之和,所述方法还包括:
7.如权利要求4-6任一项所述的方法,其特征在于,其中,
...【技术特征摘要】
1.一种处理命令的方法,其特征在于,包括:
2.如权利要求1所述的方法,其特征在于,其中,
3.如权利要求1或2所述的方法,其特征在于,其中,
4.如权利要求1-3任一项所述的方法,其特征在于,还包括:
5.如权利要求4所述的方法,其特征在于,还包括:
6.如权利要求5所述的方法,其特征在于,响应于当前ldpc译码器的码率所对应的纠错能力小于nvm芯片自身的数据错误率与在闪存通道上传输数据时闪存通道引入的数据错误率之和,所述方法还包括:
7.如权利要求4-6任一项所述的方法,其特征在于,其中,
8.如权利要求7所述的方法,其特征在于,其中,所述降低后的ldpc编码器的码率所对应的纠错能力不小于nvm芯片自身的数据错误率与基于所述...
【专利技术属性】
技术研发人员:王祎磊,薛立成,高百通,王晨阳,
申请(专利权)人:北京忆芯科技有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。