具有时序控制器的扩频视频传输集成制造技术

技术编号:42694383 阅读:40 留言:0更新日期:2024-09-10 12:44
显示设备的时序控制器与编码器集成,用于在显示面板的显示控制器和源极驱动器之间传输模拟信号。时序控制器和集成的编码器位于集成电路内,并且是芯片组的一部分。集成电路紧接着位于显示设备的SoC之后或集成在SoC内。发送到时序控制器芯片的视频信号被解包为样本值,这些样本值被排列为样本的向量,每个编码器一个向量。每个向量被转换成模拟的、被编码,并且模拟电平被发送到源极驱动器,源极驱动器将其解码为模拟样本。或者,每个数字向量被编码,然后被转换成模拟的。行缓冲器使用存储器将一行像素信息呈现给编码器。移动电话具有带SSVT发送器的集成TCON。

【技术实现步骤摘要】
【国外来华专利技术】

本专利技术一般而言涉及在显示设备的显示面板上显示视频。更具体而言,本专利技术涉及一种与编码器集成的时序控制器,该编码器将数字信号编码成模拟信号以用于显示器。


技术介绍

1、图像传感器、显示面板和视频处理器不断竞相实现更大的格式、更大的色深、更高的帧速率和更高的分辨率。本地站点视频传输包括性能缩放瓶颈,这些瓶颈限制吞吐量并损害性能,同时消耗更多的成本和功率。消除这些瓶颈可以提供优势。

2、例如,随着显示分辨率的增加,从视频源传送到显示屏的视频信息的数据速率呈指数增加:从十年前的用于全hd的3gbps到用于新的8k屏幕的160gbps。通常,具有4k显示分辨率的显示器在60hz时要求大约20gbps的带宽,而在120hz时要求40gbps。而且,8k显示器在60hz时要求80gbps,在120hz时要求160gbps。

3、目前,常规的列(或源极)驱动器依赖于显示设备内的接线器(wiring loom),出于多种原因,该接线器可以限制缩放到更大的格式和更高的帧速率。一方面,复杂接线器所需的面积和体积变得太大,这意味着实现接线器的印刷电路本文档来自技高网...

【技术保护点】

1.一种将时序控制器与发送器集成的装置,所述装置包括:

2.如权利要求1所述的装置,其中所述装置被集成在所述显示设备的单个集成电路内。

3.如权利要求1所述的装置,其中每个所述编码器的所述一系列模拟值被传递到所述显示设备的源极驱动器的对应解码器。

4.如权利要求1所述的装置,还包括:

5.如权利要求1所述的装置,其中所述装置位于所述片上系统的大约10cm内。

6.如权利要求1所述的装置,其中所述栅极驱动器控制器还被布置为接收源自解包器的成帧标志并基于所述成帧标志输出所述栅极驱动器控制信号。

7.如权利要求6所述的装置...

【技术特征摘要】
【国外来华专利技术】

1.一种将时序控制器与发送器集成的装置,所述装置包括:

2.如权利要求1所述的装置,其中所述装置被集成在所述显示设备的单个集成电路内。

3.如权利要求1所述的装置,其中每个所述编码器的所述一系列模拟值被传递到所述显示设备的源极驱动器的对应解码器。

4.如权利要求1所述的装置,还包括:

5.如权利要求1所述的装置,其中所述装置位于所述片上系统的大约10cm内。

6.如权利要求1所述的装置,其中所述栅极驱动器控制器还被布置为接收源自解包器的成帧标志并基于所述成帧标志输出所述栅极驱动器控制信号。

7.如权利要求6所述的装置,其中所述解包器从所述片上系统接收数字视频信号并产生所述数字视频样本的所述多个流。

8.如权利要求1所述的装置,其中所述分发器以第一时钟频率输入所述流的所述数字视频样本并以比所述第一时钟频率慢的第二时钟频率将所述输入向量输出到所述输入向量的所述dac,从而影响时钟域交叉。

9.如权利要求1所述的装置,其中每个输入向量具有长度n,其中每个编码器参考每个长度为l的n个相互正交的码的预定码集将所述编码器对应的n个模拟视频样本的输入向量编码成一系列l个模拟值,所述码中的每个码用于对所述n个模拟视频样本中的一个进行编码。

10.如权利要求1所述的装置,其中每个所述编码器的多个所述一系列模拟值在所述显示器的源极驱动器处被多路复用。

11.如权利要求1所述的装置,其中所述片上系统(soc)与所述装置内的所述时序控制器和所述发送器集成,并且其中所述soc接收所述显示设备外部的数字视频信号,数字视频样本的所述流从所述数字视频信号得出。

12.如权利要求9所述的装置,其中l>=n>=2。

13.如权利要求9所述的装置,其中n>l>=2。

14.如权利要求1所述的装置,其中所述显示器包括至少一个源极驱动器,所述源极驱动器被布置为从每个所述编码器接收所述一系列模拟值并且解码所述一系列模拟值以产生多个模拟样本用于在所述源极驱动器的输出端上输出,从而数字视频样本的所述流被显示在所述显示设备的所述显示器上。

15.一种将时序控制器与发送器集成的装置,所述装置包括:

16.如权利要求15所述的装置,其中所述装置被集成在所述显示设备的单个集成电路内。

17.如权利要求15所述的装置,其中所述每个编码器的所述一系列模拟值被传递到所述显示设备的源极驱动器的对应解码器。

18.如权利要求15所述的装置,还包括:

19.如权利要求15所述的装置,其中所述装置位于所述片上系统的大约10cm内。

20.如权利要求15所述的装置,其中所述栅极驱动器控制器还被布置为接收源自解包器的成帧标志并基于所述成帧标志输出所述栅极驱动器控制信号。

21.如权利要求20所述的装置,其中所述解包器从所述片上系统接收数字视频信号并产生所述数字视频样本的所述多个流。

22.如权利要求15所述的装置,其中所述分发器以第一时钟频率输入所述流的所述数字视频样本并以比所述第一时钟频率慢的第二时钟频率将所述输入向量输出到所述编码器,从而影响时钟域交叉。

23.如权利要求15所述的装置,其中每个输入向量具有长度n,其中每个编码器参考每个长度为l的n个相互正交的码的预定码集将所述编码器对应的n个数字视频样本的输入向量编码成一系列l个数字值,所述码中的每个码用于对所述n个数字视频样本中的一个进行编码。

24.如权利要求15所述的装置,其中所述每个编码器的多个所述一系列模拟值在所述显示器的源极驱动器处被多路复用。

25.如权利要求15所述的装置,其中所述片上系统(soc)与所述装置内的所述时序控制器和所述发送器集成,并且其中所述soc接收所述显示设备外部的数字视频信号,数字视频样本的所述流从所述数字视频信号得出。

26.如权利要求23所述的装置,其中l>=n>=2。

27.如权利要求23所述的装置,其中n>l>=2。

28.如权利要求15所述的装置,其中所述显示器包括至少一个源极驱动器,所述源极驱动器被布置为从所述每个编码器接收所述一系列模拟值并且解码所述一系列模拟值以产生多个模拟样本用于在所述源极驱动器的输出端上输出,从而数字视频样本的所述流被显示在所述显示设备的所述显示器上。

29.一种将ddic-tcon(显示驱动器集成电路-时序控制器)与发送器集成的装置,所述装置包括:

30.如...

【专利技术属性】
技术研发人员:埃亚尔·弗里德曼托德·E·洛克夫
申请(专利权)人:HYPHY美国有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1