基于RISC-V芯片和ADC模块的数据处理方法技术

技术编号:42603119 阅读:26 留言:0更新日期:2024-09-03 18:13
本申请涉及计算机通信技术领域,公开一种基于RISC‑V芯片和ADC模块的数据处理方法,双端转单端模块,将ADC模块输出的差分信号,转化成单端信号,其中,转化成单端信号对应的转换模式为取走时钟的上升沿,或取走时钟的下降沿并反转,形成多个上升沿有效的新的时钟,同时先后取走上升沿的时钟对比取走下降沿的时钟模块,领先一个时钟周期;仲裁器模块,将缓存的单端信号基于bit的数量进行仲裁,并将仲裁结果发送给芯片。通过添加双端转单端模块、缓存模块以及仲裁器模块,实现对差分引脚,双边数据的接收,同时针对不同bit数,进行了通道逻辑数的仲裁器设计,提升了ADC模块的使用效率。

【技术实现步骤摘要】

本申请涉及计算机通信,例如涉及一种基于risc-v芯片和adc模块的数据处理方法。


技术介绍

1、随着risc-v芯片的发展,所需的功能越来越多,但作为芯片而言,所处理的信息都是基于数字信号领域的,在信息系统的发展过程中,相比于数字信号,模拟信号的处理也是相当重要的一部分。而芯片处理模拟信号的过程需要依托于adc模块来进行实现,将模拟信号转换成芯片信号,但是adc模块在芯片的适配性受到了管脚、转换速率等诸多方面的制约。一个功能强大的adc模块,如果直接与芯片进行链接,其差分引脚,双边时钟传输等功能并不能直接接到芯片的引脚上,不能发挥全部性能。

2、因此在现有的技术方案中,存在adc模块效率较低的问题。

3、需要说明的是,在上述
技术介绍
部分公开的信息仅用于加强对本申请的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。


技术实现思路

1、为了对披露的实施例的一些方面有基本的理解,下面给出了简单的概括。所述概括不是泛泛评述,也不是要确定关键/重要组成元素或描绘这些实施本文档来自技高网...

【技术保护点】

1.一种基于RISC-V芯片和ADC模块的数据处理方法,其特征在于,所述方法应用于包括ADC模块、双端转单端模块、缓存模块、仲裁器模块以及RISC-V芯片模块的系统,所述方法包括:

2.根据权利要求1所述的方法,其特征在于,所述单端信号为时钟上升沿下降沿都有数据的信号。

3.根据权利要求1所述的方法,其特征在于,所述单端信号中每一个时钟上升沿都带有ADC模块发出的1bit数据。

4.根据权利要求1所述的方法,其特征在于,所述将双端转单端模块转换的单端信号进行缓存,包括:

5.根据权利要求4所述的方法,其特征在于,所述将缓存的单端信号基于bi...

【技术特征摘要】

1.一种基于risc-v芯片和adc模块的数据处理方法,其特征在于,所述方法应用于包括adc模块、双端转单端模块、缓存模块、仲裁器模块以及risc-v芯片模块的系统,所述方法包括:

2.根据权利要求1所述的方法,其特征在于,所述单端信号为时钟上升沿下降沿都有数据的信号。

3.根据权利要求1所述的方法,其特征在于,所述单端信号中每一个时钟上升沿都带有adc模块发出的1bit数据。

4.根据权利要求1所述的方法,其特征在于,所述将双端转单端模块转换的单端信号进行缓存,包括:

5.根据权利要求4所述的方法,...

【专利技术属性】
技术研发人员:李炳坤魏朝飞赵鑫鑫姜凯魏子重
申请(专利权)人:山东浪潮科学研究院有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1