基于时间开窗的超宽带接收机制造技术

技术编号:4253931 阅读:277 留言:0更新日期:2012-04-11 18:40
一种基于时间开窗的超宽带接收机,包括:低噪声放大器、下混频器、时间开窗接收模块和数字基带处理模块,下混频器与所述低噪声放大器的输出端连接,将本地震荡信号和通过低噪声放大器放大后的信号混频,时间开窗接收模块连接在所述下混频器的输出端和数字基带处理模块之间,它通过在时域上开窗实现对超宽带脉冲的接收及多径信号的收集,并将开窗接收的信号传输给所述数字基带处理模块,其开窗时间和开窗个数由所述数字基带处理模块根据信道估计结果自适应控制。本接收机复杂度低、功耗低,简洁实用,易于电路实现和芯片集成,非常适合于超宽带脉冲的接收。

【技术实现步骤摘要】

本专利技术涉及一种超宽带接收机的实现方案,在接收机中使用时间开窗的技术,实现超宽带脉冲信号的接收,具备收集多径的能力,具有复杂度低、功耗低的特点,可进行简 洁实用的电路设计,易于芯片实现,属于无线通信和集成电路领域。
技术介绍
超宽带技术是一种利用纳秒级的非正弦波脉冲传输数据的无线通信技术,它的信 号频谱范围很宽,通常在500MHz以上,具有保密性强、抗干扰能力强和传输速率高等独特 优势。超宽带脉冲的占空比通常很低,其能量在时域上集中。 超宽带接收机通常采用相关接收的方法,S卩,将接收到的信号和本地模版信号进 行相关运算,根据运算结果得到最终数据。基于相关接收方法的超宽带接收机又可以分为 模拟相关接收机和数字相关接收机两种。模拟相关接收机在模拟域实现信号和模拟模版的 相关运算,数字相关接收机首先通过模数转换器(ADC)将接收信号转换到数字域,再与数 字模版进行相关运算。但是,这两种接收机都存在各自的缺点模拟相关接收机需要ps级 的精确可控模拟延时器件,其实现非常困难;数字相关接收机需要GHz采样率的高速ADC对 信号进行采样,同时其数字基带电路工作速度也很高,这导致了极高的功耗和较高的实现 复杂度。
技术实现思路
鉴于现有超宽带接收机存在的上述技术缺陷,本专利技术的目的是提供一种基于时间 开窗的超宽带接收机,该超宽带接收机无需使用精确可控模拟延时器件及高速ADC,并可以 使其数字基带工作在较低的频率上,而且其复杂度低、功耗低、易于实现。 本专利技术采用的技术方案为一种基于时间开窗的超宽带接收机,包括与接收天 线连接用于放大接收信号和抑制后级噪声的低噪声放大器,和数字基带处理模块,其特征 在于还包括 下混频器,与所述低噪声放大器的输出端连接,将本地震荡信号和通过低噪声放 大器放大后的信号进行混频,将信号搬移到低频; 时间开窗接收模块,连接在所述下混频器的输出端和数字基带处理模块之间,它 通过在时域上开窗实现对超宽带脉冲的接收及多径信号的收集,并将开窗接收的信号传输 给所述数字基带处理模块,其开窗时间和开窗个数由所述数字基带处理模块根据信道估计 结果自适应控制。 该接收机的基本原理是根据超宽带脉冲占空比很低的特点,采用适宜的开窗方式 实现对超宽带脉冲的接收及多径信号的收集,然后送入数字基带进行处理,进而完成对整 个超宽带脉冲的完整接收处理。 所述低噪声放大器在放大接收信号的同时抑制后级噪声,同时提供和接收天线匹 配的50 Q阻抗。 时间开窗模块的开窗时间和开窗个数由数字基带处理模块控制,在不开窗时,时间开窗模块处于休眠状态,不消耗动态功耗。 数字基带处理模块对时间开窗模块中开窗接收的信号进行处理,得到最终数据,同时控制时间开窗模块的开窗时间和开窗个数。数字基带处理模块包括同步模块、信道估 计模块和解调模块等,其中信道估计模块根据信道估计结果自适应控制接收机的开窗时间 和开窗个数。 本专利技术在超宽带脉冲接收机中采用时间开窗的接收方法,实现对超宽带脉冲的接 收,同时实现对多径的收集,克服了传统的相关接收方案具有的复杂度高,功耗高,不易实 现等缺点。由于利用了超宽带脉冲信号的低占空比特点,本方案使用简单的电路结构降低 了复杂度与功耗,简洁实用,易于电路实现和芯片集成,非常适合于超宽带脉冲的接收。附图说明 图1是本专利技术基于时间开窗的超宽带接收机的结构框图; 图2是其低噪声放大器的一种实现电路; 图3是其下混频器的一种实现电路; 图4是其时间开窗接收模块的一种实现电路。具体实施例方式本专利技术提出了采用基于时间开窗的超宽带接收机的技术方案,其原理是通过采用 时间开窗的接收方法,实现对超宽带脉冲的接收及多径信号的收集,再通过数字基带进行 处理。以下结合附图,对本专利技术详细说明 如图1所示,本基于时间开窗的超宽带接收机主要包括低噪声放大器1、下混频器 2、时间开窗接收模块3、数字基带处理模块4四个部分。 低噪声放大器1具有低的噪声系数,能够在放大接收信号的同时抑制后级电路噪 声的影响,降低整体接收机的噪声。同时,低噪声放大器1的输入阻抗近似为50Q,可用于 接收天线的阻抗匹配。低噪声放大器(LNA)l的实现方法很多,例如图2就是一种超宽带 LNA的实现电路。 下混频器2接收经过低噪声放大器1放大后的超宽带脉冲信号,将其和本地震荡 信号(L0)进行混频,从而把超宽带脉冲信号搬移到低频。下混频器2的实现方法很多,例 如图3就是一种下混频器的实现电路图。 时间开窗接收模块3通过在时域上开窗,实现对超宽带脉冲的接收,同时实现对 多径的收集。时间开窗接收模块3的实现方法很多,例如图4就是一种时间开窗接收模块 的电路图。W0、W1......Wn为开窗信号,由数字基带处理模块4控制。 数字基带处理模块4处理时间开窗接收模块3接收的数字信号,完成同步、解调 等操作,得到最终数据,同时还控制时间开窗接收模块3的开窗时间和开窗个数,即控制开窗接收模块3中的W0、 Wl......Wn。数字基带处理模块4的实现方法很多,例如可以使用XILINX公司的Virtex 4现场可编程逻辑阵列。本文档来自技高网...

【技术保护点】
一种基于时间开窗的超宽带接收机,包括:与接收天线连接用于放大接收信号和抑制后级噪声的低噪声放大器,和数字基带处理模块,其特征在于还包括:下混频器,与所述低噪声放大器的输出端连接,将本地震荡信号和通过低噪声放大器放大后的信号进行混频,将信号搬移到低频;时间开窗接收模块,连接在所述下混频器的输出端和数字基带处理模块之间,它通过在时域上开窗实现对超宽带脉冲的接收及多径信号的收集,并将开窗接收的信号传输给所述数字基带处理模块,其开窗时间和开窗个数由所述数字基带处理模块根据信道估计结果自适应控制。

【技术特征摘要】
一种基于时间开窗的超宽带接收机,包括与接收天线连接用于放大接收信号和抑制后级噪声的低噪声放大器,和数字基带处理模块,其特征在于还包括下混频器,与所述低噪声放大器的输出端连接,将本地震荡信号和通过低噪声放大器放大后的信号进行混频,将信号搬移到低频;时间开窗接收模块,连接在所述下混频器的输出端和数字基带处理模块之间,它通过在时域上开窗实现对超宽...

【专利技术属性】
技术研发人员:张盛卢恒惠李政刘萌萌林孝康
申请(专利权)人:清华大学深圳研究生院
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1