栅极驱动单元、面板驱动电路及显示装置制造方法及图纸

技术编号:42508840 阅读:21 留言:0更新日期:2024-08-22 14:24
本申请涉及一种栅极驱动单元、面板驱动电路及显示装置,面板驱动电路包括:级联的N个栅极驱动电路单元和像素阵列,且像素阵列中每条数据线连接两列像素单元,同一数据线连接的奇数列像素单元位于数据线的一侧,同一数据线连接的偶数列像素单元位于数据线的另一侧;每个栅极驱动单元包含输入开关晶体管、输出晶体管、控制晶体管和下拉晶体管,且下拉晶体管的控制极性与输出晶体管的控制极性相反,分为第一下拉晶体管和第二下拉晶体管,通过第一下拉晶体管在控制节点的控制下将第三信号端提供的第三信号传输给控制节点,并通过第二下拉晶体管将第三信号传输给输出节点,从而可以由一路数据线完成两列像素单元充电,减少数据线,进而降低成本。

【技术实现步骤摘要】

本申请涉及显示,尤其涉及一种栅极驱动单元、面板驱动电路及显示装置


技术介绍

1、随着显示行业的快速发展,降低显示电路成本成为了主流。目前,诸如显示面板等显示装置所使用的电路通常是1g1d电路,即一条栅极(gate,g)驱动一路数据(data,d)的像素充电,这导致显示驱动集成电路的成本高,即存在驱动电路成本高的问题。


技术实现思路

1、本申请提供了一种栅极驱动单元、面板驱动电路及显示装置,以通过一路data线完成两列像素单元充电,从而减少数据线,降低驱动电路成本。

2、第一方面,本申请实施例提供了一种栅极驱动单元,应用于面板驱动电路,所述面板驱动电路包括像素阵列,所述像素阵列包含与所述栅极驱动单元一一对应连接的n行像素单元,且所述像素阵列中每条数据线连接两列所述像素单元,同一数据线连接的奇数列像素单元位于所述同一数据线的一侧,所述同一数据线连接的偶数列像素单元位于所述同一数据线的另一侧,其中,所述n为大于1的整数;

3、所述栅极驱动单元包含输入开关晶体管、输出晶体管、控制晶体管和下拉本文档来自技高网...

【技术保护点】

1.一种栅极驱动单元,其特征在于,应用于面板驱动电路,所述面板驱动电路包括像素阵列,所述像素阵列包含与所述栅极驱动单元一一对应连接的N行像素单元,且所述像素阵列中每条数据线连接两列所述像素单元,同一数据线连接的奇数列像素单元位于所述同一数据线的一侧,所述同一数据线连接的偶数列像素单元位于所述同一数据线的另一侧,其中,所述N为大于1的整数;

2.根据权利要求1所述的栅极驱动单元,其特征在于,所述输出晶体管中集成有一体电容,所述输出晶体管具体用于在所述控制节点的控制下,基于所述时钟信号和所述一体电容提供的电压信号输出所述栅极驱动信号。

3.根据权利要求1所述的栅极驱动...

【技术特征摘要】

1.一种栅极驱动单元,其特征在于,应用于面板驱动电路,所述面板驱动电路包括像素阵列,所述像素阵列包含与所述栅极驱动单元一一对应连接的n行像素单元,且所述像素阵列中每条数据线连接两列所述像素单元,同一数据线连接的奇数列像素单元位于所述同一数据线的一侧,所述同一数据线连接的偶数列像素单元位于所述同一数据线的另一侧,其中,所述n为大于1的整数;

2.根据权利要求1所述的栅极驱动单元,其特征在于,所述输出晶体管中集成有一体电容,所述输出晶体管具体用于在所述控制节点的控制下,基于所述时钟信号和所述一体电容提供的电压信号输出所述栅极驱动信号。

3.根据权利要求1所述的栅极驱动单元,其特征在于,所述栅极驱动单元还包括:充电电容,所述控制节点为所述输入开关晶体管的第二极与所述控制晶体管的第一极、所述充电电容的第一端以及所述输出晶体管的控制端连接的节点,所述充电电容的第二端与所述输出晶体管的输出端电连接,所述栅极驱动信号用于驱动所述像素单元进行显示。

4.根据权利要求1所述的栅极驱动单元,其特征在于,还包括:复位晶体管;

5.一种面板驱动电路,其特征在于,包括:级联的n个栅极驱动...

【专利技术属性】
技术研发人员:李佳龙姚文兴汤冬峰
申请(专利权)人:深圳创维显示技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1