基于串行总线的信号转换方法、系统、转换适配器及介质技术方案

技术编号:42143107 阅读:15 留言:0更新日期:2024-07-26 23:59
本发明专利技术公开了一种基于串行总线的信号转换方法、系统、转换适配器及介质,涉及通信技术领域。通过在复杂可编程逻辑器件连接的管脚信号处预先添加顶层信号进行分配三态的控制信号(T引脚),使之悬空的T引脚加入至本发明专利技术,以此实现抑制CPLD的内部驱动,消除CPU和CPLD两端互相驱动导致中间电平出现进而导致的CPLD给CPU上传中断失败,或者CPLD寄存器状态错误也会导致中断处理停止的问题,使CPLD与CPU之间的通信正常,从而也减少报错的概率,也提高从设备的报错的准确性。

【技术实现步骤摘要】

本专利技术涉及通信,特别是涉及一种基于串行总线的信号转换方法、系统、转换适配器及介质


技术介绍

1、少针脚型接口(low pin count,lpc)总线是一种低速、低成本、低功耗的系统总线,被广泛应用于嵌入式系统中。

2、在lpc总线上,主机通过输入输出(input output,io)端口的读写进行数据读写,从设备通过中断、直接存储器存取(direct memory access,dma)和数据交换模式(programming input/output model,pio)三种方式响应主机请求。当前的交换机系统的中断模式下,若在中央处理器(central processing unit,cpu)和复杂可编程逻辑器件(complex programmable logic device,cpld)之间的lpc总线出现问题,也会引起中断处理,此时cpld给cpu上传中断失败,或者cpld寄存器状态错误也会导致中断处理停止,系统会误认为从设备出现错误,此时系统报错,导致报错的概率升高。

3、因此,如何降低系统在cpld处错误的概率是本本文档来自技高网...

【技术保护点】

1.一种基于串行总线的信号转换方法,其特征在于,应用于交换机系统,所述交换机系统包括中央处理器、复杂可编程逻辑器件和从设备;所述中央处理器通过精简引脚总线与所述复杂可编程逻辑器件连接;所述复杂可编程逻辑器件通过双向二线制同步串行总线与从设备连接;所述方法包括:

2.根据权利要求1所述的基于串行总线的信号转换方法,其特征在于,所述根据所述顶层信号对应的分配策略分配得到的三态的控制信号对所述第一信号进行转换得到第二信号,包括:

3.根据权利要求1所述的基于串行总线的信号转换方法,其特征在于,所述交换机系统还包括滤波器;

4.根据权利要求3所述的基于串行总线...

【技术特征摘要】

1.一种基于串行总线的信号转换方法,其特征在于,应用于交换机系统,所述交换机系统包括中央处理器、复杂可编程逻辑器件和从设备;所述中央处理器通过精简引脚总线与所述复杂可编程逻辑器件连接;所述复杂可编程逻辑器件通过双向二线制同步串行总线与从设备连接;所述方法包括:

2.根据权利要求1所述的基于串行总线的信号转换方法,其特征在于,所述根据所述顶层信号对应的分配策略分配得到的三态的控制信号对所述第一信号进行转换得到第二信号,包括:

3.根据权利要求1所述的基于串行总线的信号转换方法,其特征在于,所述交换机系统还包括滤波器;

4.根据权利要求3所述的基于串行总线的信号转换方法,其特征在于,所述滤波器的输入端位于所述精简引脚总线对应的信号输出端;

【专利技术属性】
技术研发人员:齐文源郭月俊张广乐
申请(专利权)人:苏州元脑智能科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1