具有改进的上电复位电路的集成电子系统和对应的方法技术方案

技术编号:42044543 阅读:20 留言:0更新日期:2024-07-16 23:27
本申请涉及改进的上电复位电路的集成电子系统和对应的方法。当电源电压高于阈值时,可以复位数字级操作。非易失性存储器存储由读取级读取的数字代码。主上电复位电路生成控制读取级的复位的主复位信号。耦合到读取级的可复位易失性存储器在复位时存储默认值。辅助上电复位电路生成控制易失性存储器复位的辅助复位信号。在复位去激活时,读取级将数字代码加载到易失性存储器中。主上电复位电路响应于所存储的默认值而以非修整配置操作,并且响应于所存储的数字代码而以修整配置操作。主上电复位电路具有分别落入第一和第二未修整电压范围或第一和第二修整电压范围内的第一和第二操作阈值。

【技术实现步骤摘要】

本专利技术涉及一种具有改进的上电复位电路的集成电子系统,以及一种用于控制该集成电子系统的方法。


技术介绍

1、众所周知,目前可用的上电复位电路是结合到相应集成电子系统中的模拟电路,其进一步包括数字级,所述数字级包括多个数字组件(也称为单元),作为示例,所述数字组件中的每一者由多个对应逻辑门形成。每个上电复位电路被配置为感测电源电压并将复位信号施加到相应集成电子系统的数字级,以便根据电源电压的电流值来激活/去激活数字级的复位,从而防止数字级在被供应有不充分(insufficient)的电源电压时输出数据。

2、作为示例,图1示出了集成电子系统1,其包括相应的上电复位(por)电路2和数字级4。por电路2具有相应的输入节点,该输入节点例如耦合到电池6,该电池6被配置为将电源电压vdd施加到por电路2的输入节点;此外,por电路2具有输出节点,por电路2在该输出节点上生成复位信号npor,该信号是逻辑信号并被提供给数字级4。

3、为了阐明por电路2的功能,参考图2,图2涉及其中电源电压vdd随时间从0v线性上升到最大电压vmax的本文档来自技高网...

【技术保护点】

1.一种集成电子系统,包括:

2.根据权利要求1所述的集成电子系统,其中分别相对于所述第一未修整电压范围和所述第二未修整电压范围的所述第一修整电压范围和所述第二修整电压范围取决于所述数字代码。

3.根据权利要求1所述的集成电子系统,其中所述第一辅助操作阈值和第二辅助操作阈值高于对应于所述电源电压的最小值的保持电压,使得所述易失性存储器存储所述默认值或所述数字代码中的一者。

4.根据权利要求1所述的集成电子系统,其中所述数字级进一步包括:

5.根据权利要求1所述的集成电子系统,其中所述易失性存储器被配置为供应有所述电源电压;并且其中所述非易失...

【技术特征摘要】

1.一种集成电子系统,包括:

2.根据权利要求1所述的集成电子系统,其中分别相对于所述第一未修整电压范围和所述第二未修整电压范围的所述第一修整电压范围和所述第二修整电压范围取决于所述数字代码。

3.根据权利要求1所述的集成电子系统,其中所述第一辅助操作阈值和第二辅助操作阈值高于对应于所述电源电压的最小值的保持电压,使得所述易失性存储器存储所述默认值或所述数字代码中的一者。

4.根据权利要求1所述的集成电子系统,其中所述数字级进一步包括:

5.根据权利要求1所述的集成电子系统,其中所述易失性存储器被配置为供应有所述电源电压;并且其中所述非易失性存储器和所述读取级被配置为被供应有低于所述电源电压的降低的电压;所述集成电子系统还包括电插置在所述读取级与所述易失性存储器之间的电平移位器。

6.根据权利要求1所述的集成电子系统,其中所述易失性存储器包括:

7.根据权利要求1所述的集成电子系统,其中所述第...

【专利技术属性】
技术研发人员:R·孔多雷利A·蒙德罗M·A·卡拉诺D·曼加诺F·拉普拉斯L·加西亚M·屈埃卡
申请(专利权)人:意法半导体国际公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1