一种适用于多比特的并行译码方法及装置制造方法及图纸

技术编号:41994579 阅读:20 留言:0更新日期:2024-07-12 12:20
本申请公开了一种适用于多比特的并行译码方法及装置。包括:获取待进行并行译码的目标比特数据;对目标比特数据进行编码操作,得到编码比特数据,并对每个编码比特数据进行路径分裂得到编码结果;获取译码器输入的对数似然比集,利用编码结果、对数似然比集以及目标计算变量进行译码计算,得到译码结果,并基于目标存储变量将译码结果进行存储,得到初始输出结果;将初始输出结果中每条译码路径进行循环冗余校验,得到目标译码路径,并将目标译码路径确定为目标输出结果。本申请实现了在路径度量值计算中根据冻结比特与校验比特位置简化计算复杂度,在保证译码算法纠错性能的前提下,降低了译码处理延时与计算复杂度,同时降低了处理时延。

【技术实现步骤摘要】

本申请涉及通信,尤其涉及一种适用于多比特的并行译码方法及装置


技术介绍

1、基于对数似然比(log likelihood ratio,llr)的串行抵消列表(successivecancellation list,scl)译码算法,虽然保证了极化码(polar)优异的译码性能,但是一比特一比特的串行处理,无法充分利用硬件的并行处理能力,存在处理时延大的问题。


技术实现思路

1、为了解决上述技术问题或者至少部分地解决上述技术问题,本申请提供了一种适用于多比特的并行译码方法及装置。

2、根据本申请实施例的一个方面,提供了一种适用于多比特的并行译码方法,包括:

3、获取待进行并行译码的目标比特数据,其中,所述目标比特数据包括m位比特位,m为大于1的整数;

4、对所述目标比特数据进行编码操作,得到编码比特数据,并对每个所述编码比特数据进行路径分裂得到编码结果,其中所述编码结果对应多条译码路径;

5、获取译码器输入的对数似然比集,利用所述编码结果、所述对数似然比集以及目本文档来自技高网...

【技术保护点】

1.一种适用于多比特的并行译码方法,其特征在于,包括:

2.根据权利要求1所述的方法,其特征在于,所述对所述目标比特数据进行编码操作,得到编码比特数据,并对每个所述编码比特数据进行路径分裂得到编码结果,包括:

3.根据权利要求1所述的方法,其特征在于,在获取译码器输入的对数似然比之前,所述方法还包括:

4.根据权利要求3所述的方法,其特征在于,所述利用所述编码结果、所述对数似然比集以及目标计算变量进行译码计算,得到译码结果,并基于目标存储变量将所述译码结果进行存储,得到初始输出结果,包括:

5.根据权利要求4所述的方法,其特征在于,所述基于...

【技术特征摘要】

1.一种适用于多比特的并行译码方法,其特征在于,包括:

2.根据权利要求1所述的方法,其特征在于,所述对所述目标比特数据进行编码操作,得到编码比特数据,并对每个所述编码比特数据进行路径分裂得到编码结果,包括:

3.根据权利要求1所述的方法,其特征在于,在获取译码器输入的对数似然比之前,所述方法还包括:

4.根据权利要求3所述的方法,其特征在于,所述利用所述编码结果、所述对数似然比集以及目标计算变量进行译码计算,得到译码结果,并基于目标存储变量将所述译码结果进行存储,得到初始输出结果,包括:

5.根据权利要求4所述的方法,其特征在于,所述基于所述目标计算变量对每组所述对数似然比组进行译码计算,得到译码结果,并基于目...

【专利技术属性】
技术研发人员:邱源
申请(专利权)人:上海思朗科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1