【技术实现步骤摘要】
本专利技术涉及芯片,具体涉及防攻击芯片。
技术介绍
1、集成电路(ic)是把晶体管、电阻、电容等大量微电子元器件通过光刻等工艺放置到一块塑基上做成的一块芯片,通常由处理单元、易失性存储器ram和非易失性存储器rom/eeprom/flash、i/o接口等电路模块组成,通过引出金属pin脚作为物理接口,与外部其他模块进行电路连接。根据功能和应用场景的不同,有的芯片还包括密码运算模块、随机数生成器等安全模块,并提供软件接口作为操作芯片的逻辑接口。
2、随着ic技术不断发展的同时,对ic的攻击手段也呈现出多样化的趋势。当前最为常见的攻击手段为:物理注入攻击,即攻击者通过剖片探测、信号注入、电路篡改等手段实施的攻击,得到芯片的响应,进而对获取的数据进行分析以猜测用户信息和关键数据,造成安全隐患。
3、因此,如何防止对芯片进行物理注入攻击,成为了亟待解决的问题。
技术实现思路
1、有鉴于此,本专利技术提供了一种防攻击芯片,以解决如何防止对芯片进行物理注入攻击,成为了亟待解决的
本文档来自技高网...
【技术保护点】
1.一种防攻击芯片,其特征在于,所述防攻击芯片包括:信号检测组件、检测结果处理组件以及芯片功能组件,所述信号检测组件包括复位信号检测子组件、时钟信号检测子组件、电压信号检测子组件、温度信号检测子组件中的至少一个,其中:
2.根据权利要求1所述的防攻击芯片,其特征在于,所述复位信号检测子组件包括第一复位信号输入端、复位信号时长检测单元、第一复位信号电平检测单元,其中,所述第一复位信号输入端与所述复位信号时长检测单元的输入端连接,且,所述第一复位信号输入端与所述第一复位信号电平检测单元的控制端连接,所述复位信号时长检测单元的输出端与所述第一复位信号电平检测单元
...【技术特征摘要】
1.一种防攻击芯片,其特征在于,所述防攻击芯片包括:信号检测组件、检测结果处理组件以及芯片功能组件,所述信号检测组件包括复位信号检测子组件、时钟信号检测子组件、电压信号检测子组件、温度信号检测子组件中的至少一个,其中:
2.根据权利要求1所述的防攻击芯片,其特征在于,所述复位信号检测子组件包括第一复位信号输入端、复位信号时长检测单元、第一复位信号电平检测单元,其中,所述第一复位信号输入端与所述复位信号时长检测单元的输入端连接,且,所述第一复位信号输入端与所述第一复位信号电平检测单元的控制端连接,所述复位信号时长检测单元的输出端与所述第一复位信号电平检测单元的第一输入端连接,所述第一复位信号电平检测单元的输出端与所述检测结果处理组件连接,其中:
3.根据权利要求2所述的防攻击芯片,其特征在于,所述第一复位信号电平检测单元的第二输入端与第一预设符号连接,其中,所述第一预设符号用于表征所述复位信号为正常信号,其中:
4.根据权利要求3所述的防攻击芯片,其特征在于,所述复位信号时长检测单元包括:计时器和第一比较器,所述第一复位信号电平检测单元为第一数据选择器,其中,所述第一复位信号输入端与所述计时器的输入端连接,且所述第一复位信号输入端与所述第一数据选择器的控制端连接,所述计时器输出端与所述第一比较器的第二输入端,所述第一比较器的第一输入端与所述预设时长阈值连接,所述第一比较器的输出端与所述第一数据选择器中的第一输入端连接,其中:
5.根据权利要求4所述的防攻击芯片,其特征在于,所述第一数据选择器中的第二输入端与所述第一预设符号连接,所述第一预设符号用于表征所述复位信号为正常信号,其中:
6.根据权利要求1所述的防攻击芯片,其特征在于,所述时钟信号检测子组件包括第二复位信号输入端、时钟信号输入端、时钟信号频率检测单元、第二复位信号电平检测单元,其中,所述第二复位信号输入端与所述第二复位信号电平检测单元的控制端连接,所述第二复位信号电平检测单元的第二输入端与所述时钟信号频率检测单元的输出端连接,所述第二复位信号电平检测单元的输出端与所述检测结果处理组件连接,所述时钟信号输入端与所述时钟信号频率检测单元的输入端连接,其中:
7.根据权利要求6所述的防攻击芯片,其特征在于,所述第二复位信号电平检测单元的第一输入端与第二预设符号连接,所述第二预设符号用于表征所述时钟信号为正常信号,其中:
8.根据权利要求6所述的防攻击芯片,其特征在于,所述时钟信号频率检测单元,用于获取所述时钟信号的时钟信号频率,将所述时钟信号的时钟信号频率与第一预设频率阈值和第二预设频率阈值进行对比;所述第一预设频率阈值小于所述第二预设频率阈值;将对比结果作为所述第二检测结果传输至所述第二复位信号电平检测单元。
9.根据权利要求8所述的防攻击芯片,其特征在于,所述时钟信号频率检测单元包括第二比较器、第三比较器以及第一与门,所述第二复位信号电平检测单元包括第二数据选择器,其中,所述时钟信号输入端分别与所述第二比较器的第一输入端和所述第三比较器的第二输入端连接,所述第二比较器的第二输入端与所述第一预设频率阈值连接,所述第三比较器的第一输入端与所述第二预设频率阈值连接,所述第二比较器和所述第三比较器的输出端均与所述第一与门的输入端连接,所述第一与门的输出端与所述第二数据选择器的第二输入端连接;所述第二数据选择器的控制端与所述第二复位信号输入端连接,所述第二数据选择器的输出端与所述检测结果处理组件连接,其中:
10.根据权利要求9所述的防攻击芯片,其特征在于,所述第二数据选择器的第一输入端与第二预设符号连接,所述第二预设符号连接用于表征所述时钟信号为正常信号,其中:
11.根据权利要求1所述的防攻击芯片,其特征在于,所述电压信号检测子组件包括第三复位信号输入端、电压信号输入端、电压阈值检测单元、第三复位信号电平检测单元,其中,所述第三复位信号输入端与所述第三复位信号电平检测单元的控制端连接,所述第三复位信号电平检测单元的第二输入...
【专利技术属性】
技术研发人员:苏振宇,何伟,
申请(专利权)人:苏州元脑智能科技有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。