一种连续时间线性均衡CTLE电路制造技术

技术编号:41875507 阅读:28 留言:0更新日期:2024-07-02 00:27
本发明专利技术提供的一种连续时间线性均衡CTLE电路,采用CMOS源极跟随结构或双极型晶体管基极跟随结构,将端接电路的电源电压降低以得到预期的共模电压VCM,为下一级电路提供共模信号。并采用跨接电容提供一个额外的零点,以提高带宽。以及采用中频补偿结构,同时实现中频补偿和DC增益的调节,且结构简单,可以用较小的面积、功耗来实现。

【技术实现步骤摘要】

本专利技术涉及数字通信电路,具体涉及一种连续时间线性均衡ctle电路。


技术介绍

1、所示为典型的serdes通信系统中,serdes是英文serializer(串行器)/deserializer(解串器)的缩写,是一种主流的时分多路复用(tdm)、点对点(p2p)的串行通信技术。即在发送端多路低速并行信号被转换成高速串行信号,经过传输媒体(光缆或铜线),最后在接收端高速串行信号重新转换成低速并行信号。这种点对点的串行通信技术充分利用传输媒体的信道容量,减少所需的传输信道和器件引脚数目,提升信号的传输速度,从而大大降低通信成本。

2、serdes 并串行与串并行转换器,串化器/并化器一种(信号)转换设备,对商业计算机的输出(信号)进行并串行(串行化)转换,而对其输入(信号)进行串并行(解串)转换。采用串行器/解串器(serdes)技术的高速串行接口来取代传统的并行总线架构。基于serdes的设计增加了带宽,减少了信号数量,同时带来了诸如减少布线冲突、降低开关噪声、更低的功耗和封装成本等许多好处。而serdes技术的主要缺点是需要非常精确、超低抖本文档来自技高网...

【技术保护点】

1.一种连续时间线性均衡CTLE电路,其特征在于,

2.如权利要求1所述的连续时间线性均衡CTLE电路,其特征在于,

3.如权利要求2所述的连续时间线性均衡CTLE电路,其特征在于,

4.如权利要求1所述的连续时间线性均衡CTLE电路,其特征在于,

5.一种连续时间线性均衡CTLE电路,其特征在于,

6.如权利要求5所述的连续时间线性均衡CTLE电路,其特征在于,

7.如权利要求6所述的连续时间线性均衡CTLE电路,其特征在于,

8.如权利要求5所述的连续时间线性均衡CTLE电路,其特征在于,

...

【技术特征摘要】

1.一种连续时间线性均衡ctle电路,其特征在于,

2.如权利要求1所述的连续时间线性均衡ctle电路,其特征在于,

3.如权利要求2所述的连续时间线性均衡ctle电路,其特征在于,

4.如权利要求1所述的连续时间线性均衡ctle电路,其特征在于,

5.一种连续时间线性均衡ctle电路,其特征在于,

6.如权利要求5所述的连续时间线性均衡ctle电路,其特征在于,

<...

【专利技术属性】
技术研发人员:范瑾瑜许芳芳栾世森
申请(专利权)人:核芯互联科技青岛有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1