时延电路同步方法及装置制造方法及图纸

技术编号:41871685 阅读:14 留言:0更新日期:2024-07-02 00:22
本发明专利技术实施例提供了一种时延电路同步方法及装置。该方法包括:射频芯片以空口脉冲信号产生的同步脉冲信号为基准,初始化所有时钟分频器,以同步高频时钟分频产生的多个系统时钟的初始相位;以及基于所述同步脉冲信号在所述射频芯片的第一缓冲随机存取存储器RAM对读指针或写指针进行对齐,以同步多个发送通道。通过本发明专利技术实施例,以空口脉冲信号为基准,同步高频时钟分频产生的多个系统时钟的初始相位,同时还对射频芯片的第一缓冲RAM对读指针或写指针进行对齐,以及进行时钟域的补偿,如此,时延校准精度可提升到纳秒级别。因此,可以解决相关技术中时延校准精度低的问题,达到提高时延校准精度效果。

【技术实现步骤摘要】

本专利技术实施例涉及通信领域,具体而言,涉及一种时延电路同步方法及装置


技术介绍

1、近些年5g通信迅速发展,massive mimo(大规模天线技术)和gps 1pps(globalpositioning system pulse per second,全球定位系统秒脉冲)授时等技术提高了系统容量和时钟精度,伴随而来的对于基带、射频收发系统的数字链路时延的精度也提出了更高的要求。数字链路为了减少设计复杂度及降低功耗,会采用多个时钟域的设计。时钟域的异步处理,复位路径长度差异,集成电路工艺特性的变化(例如工艺角、电源电压和温度,统称pvt)等因素,会在初始上电和工作过程中,导致数字链路的时延存在差异,这种差异会在产品形态的多天线表现出来,需要进行数据对齐处理。

2、目前对于这种处理,采用的方法是构造特殊激励数据,对数字链路数据进行双点采样,根据相关性算法分析,得到数据链路的传输延时,再校正对齐数据。整个算法分析过程比较复杂和繁琐,代价较大,首先需要针对不同系统数字链路的不同场景下数据处理方式构造对应的激励数据进行处理;其次离线分析无法做到产品本文档来自技高网...

【技术保护点】

1.一种时延电路同步方法,其特征在于,包括:

2.根据权利要求1所述的方法,其特征在于,基于所述同步脉冲信号在所述射频芯片的第一缓冲RAM对读指针或写指针进行对齐,包括:

3.根据权利要求2所述的方法,其特征在于,基于第一同步脉冲信号将所述第一缓冲RAM的读指针重置至第一初始位置之前,包括:

4.根据权利要求2所述方法,其特征在于,基于第二同步脉冲信号将所述第一缓冲RAM的写指针重置至第二初始位置之前,还包括:

5.根据权利要求4所述的方法,其特征在于,同步发送所述第二同步脉冲信号的时机,包括:

6.根据权利要求5所述的方法,其...

【技术特征摘要】

1.一种时延电路同步方法,其特征在于,包括:

2.根据权利要求1所述的方法,其特征在于,基于所述同步脉冲信号在所述射频芯片的第一缓冲ram对读指针或写指针进行对齐,包括:

3.根据权利要求2所述的方法,其特征在于,基于第一同步脉冲信号将所述第一缓冲ram的读指针重置至第一初始位置之前,包括:

4.根据权利要求2所述方法,其特征在于,基于第二同步脉冲信号将所述第一缓冲ram的写指针重置至第二初始位置之前,还包括:

5.根据权利要求4所述的方法,其特征在于,同步发送所述第二同步脉冲信号的时机,包括:

6.根据权利要求5所述的方法,其特征在于,基于第二同步脉冲信号将所述第一缓冲ram的写指针重置至第二初始位置,包括:

7.根据权利要求6所述的方法,其特征在于,基于第二同步脉冲信号将所述第一缓冲ram的写指针重置至第二初始位置,所述方法还包括:

8.一种时延电路同步方法,其特征在于,包括:

9.根据权利要求8所述的方法,其特征在于,基于所述同步脉冲信号在所述主控芯片的第二缓冲ram对读指针或写指针进行对齐,包括:

10.根据权利要求9所述的方法,其特征在于,基于第三同步脉冲信号将...

【专利技术属性】
技术研发人员:范腾黄新星周桂金赵艳艳
申请(专利权)人:深圳市中兴微电子技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1