一种时钟树的时序调节方法及装置制造方法及图纸

技术编号:41791716 阅读:22 留言:0更新日期:2024-06-24 20:17
本申请实施例提供了一种时钟树的时序调节方法及装置,该方法包括:根据芯片的时钟树时序使用要求设置不同时序的多个驱动单元,其中,多个驱动单元的目标版图相同,根据多个驱动单元构建时钟树,并对时钟树进行时序检查,得到时序检查结果,在时序检查结果为时钟树中第一目标驱动单元存在时序违例的情况下,通过其他驱动单元对第一目标驱动单元进行替换,其中,其他驱动单元为多个驱动单元中除第一目标驱动单元之外的驱动单元。本申请实施例可以解决相关技术中调节时钟树时序需要多次布局布线耗费大量时间和额外的金属层绕线资源的问题,实现了对时钟树时序的快速调节,有效节省了后端综合、布局布线的时间,提高了后端综合效率。

【技术实现步骤摘要】

本申请涉及集成电路领域,具体而言,涉及一种时钟树的时序调节方法及装置


技术介绍

1、随着芯片规模越来越大,芯片时钟结构对整个芯片的时序收敛越来越重要,h时钟树(h tree)可以从结构上保证每个区域的时钟偏移能控制在合理的范围内,并采用大驱动时钟单元来降低顶层时钟延迟,有助于减小ocv(on chip variation,同一芯片上的不同区域的性能差异)带来的影响,从而保证整个芯片时序的快速收敛。另一方面,在实际电路工作中,后端综合p&r(place&route,布局布线)耗时长,工作量大,全局布线后还需要进行时序检查,往往会检查到建立/保持违例(setup/hold violation)。

2、现有调节时钟树时序的方法是在有违例的线路中插入芯片生产厂家(foundary)提供的标准单元库中的特定单元(cel1),如缓冲器(buffer),延迟器(delay)等来解决时序违例问题,此后需要后端重新p&r工作,检查时序直到没有违例出现。这类由foundary单元库中提供的cell往往需要从较低金属层开始连线且端口位置大小本文档来自技高网...

【技术保护点】

1.一种时钟树的时序调节方法,其特征在于,所述方法包括:

2.根据权利要求1所述的方法,其特征在于,在根据芯片的时钟树时序使用要求设置不同时序的多个驱动单元之前,所述方法还包括:

3.根据权利要求2所述的方法,其特征在于,根据芯片的时钟树时序使用要求设置不同时序的多个驱动单元,包括:

4.根据权利要求1所述的方法,其特征在于,在根据芯片的时钟树时序使用要求设置不同时序的多个驱动单元之后,所述方法还包括:

5.根据权利要求4所述的方法,其特征在于,根据所述多个驱动单元构建时钟树,包括:

6.根据权利要求5所述的方法,其特征在于,<...

【技术特征摘要】

1.一种时钟树的时序调节方法,其特征在于,所述方法包括:

2.根据权利要求1所述的方法,其特征在于,在根据芯片的时钟树时序使用要求设置不同时序的多个驱动单元之前,所述方法还包括:

3.根据权利要求2所述的方法,其特征在于,根据芯片的时钟树时序使用要求设置不同时序的多个驱动单元,包括:

4.根据权利要求1所述的方法,其特征在于,在根据芯片的时钟树时序使用要求设置不同时序的多个驱动单元之后,所述方法还包括:

5.根据权利要求4所述的方法,其特征在于,根据所述多个驱动单元构建时钟树,包括:

6.根据权利要求5所述的方法,其特征在于,

7...

【专利技术属性】
技术研发人员:倪佳欧阳可青夏亦斐孙锴
申请(专利权)人:深圳市中兴微电子技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1