一种适用于5G LDPC的并行交织器及交织方法技术

技术编号:41769464 阅读:20 留言:0更新日期:2024-06-21 21:46
本发明专利技术提出了一种适用于5G LDPC的并行交织器及交织方法,交织方法包括:参数计算模块计算每个读写缓存器每次存入数据后的余数累积和数据个数,并行度转换模块对每个数据段进行并行度转换,读写缓存器对并行度转换后的数据段进行缓存,交织输出模块获取5G LDPC码的交织结果。本发明专利技术中的参数计算模块和交织输出模块通过多帧控制模块的使能控制,计算每一帧数据对应参数的开始时刻以及读取读写缓存器的时刻,实现多帧数据的连续交织输出,提高了交织器的吞吐量,且并行度转换模块将编码后数据按照和交织输出并行度相等的并行度存入读写缓存器中,交织输出模块对读取的数据构建矩阵并按列拼接出交织结果,操作简单,提高了交织效率。

【技术实现步骤摘要】

本专利技术属于基本电子电路,涉及一种并行交织器及交织方法,具体涉及一种适用于5g ldpc的并行交织器及交织方法。


技术介绍

0、技术背景

1、为了满足5g的高传输速率、高可靠性、高系统容量等要求,需要对系统中的关键技术进行研究,其中信道编码技术对于提升频谱效率是非常关键的,保证了通信质量。由于ldpc码在编译码算法方面较为简单,便于硬件技术实现,3gpp组织最终决定将ldpc码作为5g embb场景的数据信道编码方案。5g ldpc码采用准循环结构,具有性能良好以及硬件实现复杂度低等优点。5g ldpc编码器主要包含参数计算模块、码块分段模块、核心编码模块、速率匹配模块和交织器,其中速率匹配模块选取待交织数据,参数计算模块计算交织参数并送入交织器中。交织器通过获取时间分集增益,将突发错误转化为随机错误来对抗实际移动通信环境下面临的衰落与突发干扰的影响。

2、5g ldpc的并行交织是指并行的二进制数据能够同时输入到交织器中,且交织器可以同时输出并行的二进制数据。申请公布号为cn116318189a,名称为“一种适用于5g-ldpc本文档来自技高网...

【技术保护点】

1.一种适用于5G LDPC的并行交织器,包括级联的参数计算模块和比特交织模块;其特征在于,还包括与参数计算模块和比特交织模块的输入端连接的多帧控制模块;所述比特交织模块,包括级联的并行度转换模块和交织输出模块,以及加载在并行度转换模块与交织输出模块之间并行排布且数量与调制阶数相等的多个读写缓存器。

2.一种根据权利要求1所述并行交织器的交织方法,其特征在于,包括如下步骤:

3.根据权利要求2所述的交织方法,其特征在于,步骤(2)中所述的每个读写缓存器存入第c段数据后的余数累积以及数据个数计算公式分别为:

4.根据权利要求2所述的交织方法,其特征在于,...

【技术特征摘要】

1.一种适用于5g ldpc的并行交织器,包括级联的参数计算模块和比特交织模块;其特征在于,还包括与参数计算模块和比特交织模块的输入端连接的多帧控制模块;所述比特交织模块,包括级联的并行度转换模块和交织输出模块,以及加载在并行度转换模块与交织输出模块之间并行排布且数量与调制阶数相等的多个读写缓存器。

2.一种根据权利要求1所述并行交织器的交织方法,其特征在于,包括如下步骤:

3.根据权利要求2所述的交织方法,其特征在于,步骤(2)中所述的每个读写缓存器存入第c段数据后的余数累积以及数据个数计算公式分别为:

4.根据权利要求2所述的交织方法,其特征在于,步骤(2)中所述的参数计算模块通过多帧控制模块的使能控制,其中多帧控制模块发送使能信号的时刻为,当并行度转换模块完成...

【专利技术属性】
技术研发人员:姜沛欣刘明洋车书玲李颖曾爽
申请(专利权)人:西安电子科技大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1