一种带时钟比较器的超导接口电路制造技术

技术编号:41482495 阅读:38 留言:0更新日期:2024-05-30 14:31
本发明专利技术属于超导集成电路技术领域,具体涉及一种带时钟比较器的超导接口电路。本发明专利技术通过在接口电路输入端插入带时钟的比较器,并通过增加DC‑SFQ Converter将与后级约瑟夫森锁存驱动器JLD的交流偏置同频的参考时钟转化为可供比较器使用的脉冲时钟,可以大大降低输入端噪声毛刺等干扰信号带来的影响。此外通过单独控制比较器输入端的直流偏置,可以调节对输入信号的识别区间,进一步提高与前级不同的待放大超导电路之间的适配能力,从而实现了一个同时具有抗干扰能力和灵活性的超导接口电路。

【技术实现步骤摘要】

本专利技术属于超导集成电路,具体涉及一种带时钟比较器的超导接口电路


技术介绍

1、超导单磁通量子(single flux quantum,sfq)电路由于电路零电阻、信号幅值低、占空比小和量子化传输存储信息等特点,相比cmos电路具有更低的功耗和更高的工作速度。凭借其独特的技术潜力和应用前景,正作为一种新兴的研究方向在集成电路
备受关注。随着超导电子技术的发展,超导电路在高性能处理器、模—数(a/d)转换器等领域得到了大量的研究和发展,但与此同时大规模超导存储器的研究由于目前超导电路驱动能力较低、高密度集成难以实现的原因受到了限制。于是,超导sfq电路系统结合成熟的大规模cmos存储器为实现高性能超导计算机的研究提供了一种较好的解决方案。因此研究如何实现超导电路与cmos电路之间的互联传输就十分具有重要的理论和实际应用价值。

2、超导电路输出产生的sfq信号仅为数百微伏的脉冲信号,而cmos电路一般以伏安级的电平信号形式进行传输。通常,从cmos电路传输信号至sfq电路可以通过超导电路dc-sfq converter来实现。而sfq电路本文档来自技高网...

【技术保护点】

1.一种带时钟比较器的超导接口电路,其特征在于,包括:

2.根据权利要求1所述的一种带时钟比较器的超导接口电路,其特征在于,所述直流电流至单通量量子转换器包括第一电感、第二电感、第三电感、第四电感、第五电感、第六电感、第七电感、第八电感、第九电感、第一约瑟夫森结、第二约瑟夫森结、第三约瑟夫森结、第四约瑟夫森结、第五约瑟夫森结、第一偏置电流源和第二偏置电流源,其中第一电感、第三电感、第一约瑟夫森结、第四电感、第五电感、第六电感、第七电感、第八电感、第九电感依次串联,第一电感连接输入端,第九电感连接输出端;第二电感的一端连接第一电感和第三电感的连接点,第二电感的另一端接地;第二约...

【技术特征摘要】

1.一种带时钟比较器的超导接口电路,其特征在于,包括:

2.根据权利要求1所述的一种带时钟比较器的超导接口电路,其特征在于,所述直流电流至单通量量子转换器包括第一电感、第二电感、第三电感、第四电感、第五电感、第六电感、第七电感、第八电感、第九电感、第一约瑟夫森结、第二约瑟夫森结、第三约瑟夫森结、第四约瑟夫森结、第五约瑟夫森结、第一偏置电流源和第二偏置电流源,其中第一电感、第三电感、第一约瑟夫森结、第四电感、第五电感、第六电感、第七电感、第八电感、第九电感依次串联,第一电感连接输入端,第九电感连接输出端;第二电感的一端连接第一电感和第三电感的连接点,第二电感的另一端接地;第二约瑟夫森结的一端连接第一约瑟夫森结和第四电感的连接点,第二约瑟夫森结的另一端接地;第一偏置电流源的输出连接第四电感和第五电感的连接点;第三约瑟夫森结的一端连接第五电感和第六电感的连接点,第三约瑟夫森结的另一端接地;第二偏置电流源的输出连接第六电感和第七电感的连接点;第四约瑟夫森结的一端连接第七电感和第八电感的连接点,第四约瑟夫森结的另一端接地;第五约瑟夫森结的一端连接第八电感和第九电感的连接点,第五约瑟夫森结的另一端接地;输入电平信号的上升沿和第一偏置电流源、第二偏置电流源共同作用使得第二约瑟夫森结、第三约瑟夫森结、第四约瑟夫森结和第五约瑟夫森结依次触发,产生超导单磁通量子脉冲;输入电平信号的下降沿使第一约瑟夫森结触发,磁通量子逃逸,不产生输出。

3.根据权利要求2所述的一种带时钟比较器的超导接口电路,其特征在于,所述比较器包括第十电感、第十一电感、第十二电感...

【专利技术属性】
技术研发人员:彭析竹梅胜德柳剑
申请(专利权)人:电子科技大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1