用于连续帧动画的功率优化制造技术

技术编号:41466428 阅读:22 留言:0更新日期:2024-05-30 14:21
本文中所给出的各方面涉及用于包括装置(例如,DPU)的显示处理的方法和设备。所述装置可以接收场景中的多个帧中的每个帧。所述装置还可以将针对所述多个帧中的每个帧的数据格式转换成针对所述多个帧中的每个帧的一个或多个DSC比特流。此外,所述装置可以将针对所述多个帧中的每个帧的所述一个或多个DSC比特流存储在第一存储器或第一高速缓存中的单元;所述装置还可以从所述第一存储器或第一高速缓存读取针对所述多个帧中的每个帧的所述一个或多个DSC比特流。所述装置还可以向显示面板发送针对所述多个帧中的每个帧的所述一个或多个DSC比特流。

【技术实现步骤摘要】
【国外来华专利技术】

本公开内容总体上涉及处理系统,并且更具体地,涉及用于图形处理的一种或多种技术。


技术介绍

1、计算设备通常执行图形和/或显示处理(例如,利用图形处理单元(gpu)、中央处理单元(cpu)、显示处理器等)来渲染和显示视觉内容。这样的计算设备可以包括例如计算机工作站、比如智能电话之类的移动电话、嵌入式系统、个人计算机、平板计算机和视频游戏控制台。gpu被配置为执行包括一个或多个处理阶段的图形处理流水线,所述一个或多个处理阶段一起操作以执行图形处理命令并输出帧。中央处理单元(cpu)可以通过向gpu发出一个或多个图形处理命令来控制gpu的操作。现代的cpu通常能够并行地执行多个应用,其中,每个应用可能需要在执行期间使用gpu。显示处理器被配置为将从cpu接收的数字信息转换为模拟值,并且可以向显示面板发布用于显示视觉内容的命令。提供用于在显示器上进行视觉呈现的内容的设备可以利用gpu和/或显示处理器。

2、设备的gpu被配置为执行在图形处理流水线中的过程。此外,显示处理器或显示处理单元(dpu)可以被配置为执行显示处理的过程。然而,随着无线通信和更小的本文档来自技高网...

【技术保护点】

1.一种用于显示处理的装置,包括:

2.根据权利要求1所述的装置,其中,所述至少一个处理器还被配置为:

3.根据权利要求2所述的装置,其中,所述一个或多个DSC比特流以物理子像素格式、红色(R)绿色(G)蓝色(B)(RGB)格式或亮度(Y)色度(UV)(YUV)格式进行编码的。

4.根据权利要求1所述的装置,其中,所述至少一个处理器还被配置为:

5.根据权利要求4所述的装置,其中,利用片上系统(SoC)Demura块、利用颜色处理、利用缩放处理、利用锐度处理或不利用Demura处理来对所述一个或多个像素进行预校准或预处理

6....

【技术特征摘要】
【国外来华专利技术】

1.一种用于显示处理的装置,包括:

2.根据权利要求1所述的装置,其中,所述至少一个处理器还被配置为:

3.根据权利要求2所述的装置,其中,所述一个或多个dsc比特流以物理子像素格式、红色(r)绿色(g)蓝色(b)(rgb)格式或亮度(y)色度(uv)(yuv)格式进行编码的。

4.根据权利要求1所述的装置,其中,所述至少一个处理器还被配置为:

5.根据权利要求4所述的装置,其中,利用片上系统(soc)demura块、利用颜色处理、利用缩放处理、利用锐度处理或不利用demura处理来对所述一个或多个像素进行预校准或预处理。

6.根据权利要求1所述的装置,其中,所述多个帧中的每个帧是顺序地接收的,或者所述多个帧是在突发操作中接收的。

7.根据权利要求1所述的装置,其中,所述多个帧中的每个帧是从图形处理单元(gpu)、中央处理单元(cpu)或主机设备中的至少一项接收的。

8.根据权利要求1所述的装置,其中,所述多个帧中的每个帧是从第二存储器或第二高速缓存接收的。

9.根据权利要求8所述的装置,其中,所述多个帧中的每个帧由图形处理单元(gpu)、中央处理单元(cpu)或主机设备中的至少一项存储在所述第二存储器或所述第二高速缓存中,并且其中,所述多个帧中的每个帧是在被存储在所述第二存储器或所述第二高速缓存中之后从所述第二存储器或所述第二高速缓存接收的。

10.根据权利要求1所述的装置,其中,针对所述多个帧中的每个帧的所述数据格式是像素格式。

11.根据权利要求1所述的装置,其中,所述第一高速缓存是片上系统(soc)高速缓存、末级高速缓存(llc)或低功率片上高速缓存,并且其中,所述第一存储器是片上系统(soc)存储器或双倍数据速率(ddr)存储器。

12.根据权利要求1所述的装置,其中,所述一个或多个dsc比特流是经由低恒定每秒帧数(fps)或可变fps来发送的。

13.根据权利要求1所述的装置,其中,为了将所述一个或多个dsc比特流存储在所述第一存储器或所述第一高速缓存中,所述至少一个处理器被配置为:将所述一个或多个dsc比特流写入所述第一存储器或所述第一高速缓存中。

14.根据权利要求1所述的装置,其中,所述一个或多个dsc比特流是基于来自以下各项中的至少一项的指令来发送的:低功率控制器、数字信号处理器(dsp)、中央处理单元(cpu)、传感器集线器或微控制器单元(mcu)。

15.根据权利要求14所述的装置,其中,所述指令对应于经由显示串行接口(dsi)或硬件接口将所述一个或多个dsc比特流从所述第一存储器或所述第一高速缓存到所述显示面板的周期性传输。

16.根据权利要求15所述的装置,其中,所述一个或多个dsc比特流的所述周期性传输与直接存储器...

【专利技术属性】
技术研发人员:张楠M·斯滕伯格徐勇军
申请(专利权)人:高通股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1