【技术实现步骤摘要】
本专利技术有关非易失性(non-volatile)存储器存储系统,更具体地,有关对包含了 多个非易失性存储器单元(比如闪存芯片)的存储系统的控制,其中至少两个存储器单元 共享一个输入/输出(Input/Output,I/O)总线。
技术介绍
包含了多个非易失性存储器单元(比如闪存芯片)的存储系统广泛地应用在各种 领域中。最理想的是,每个存储器单元具有各自的专用I/O总线以传送各种指令、信息和数 据。然而,在实践中,以闪存存储系统为例,将闪存芯片分为多个通道(比如m个通道),且 每个通道包括共享一个专用I/O总线的η个闪存芯片。也就是说,存储系统具有mXn个 闪存芯片。一个通道的η个闪存芯片分别由其芯片使能(Chip Enable,CE)信号CE(I)、 CE (2)... CE (η)所单独控制。对于读操作和写操作来讲,共有三种周期类型页面级(page level)指令周期、 忙周期(busy cycle)和数据传送周期。对于擦除操作来讲,共有两种周期类型块级 (block level)指令周期和忙周期。在页面级指令周期或块级指令周期,操作指令和地址信 息经由I ...
【技术保护点】
一种控制存储系统的方法,所述存储系统包括共享至少一个输入/输出总线的多个非易失性存储器单元,共享的所述输入/输出总线对每个存储器单元传送信息,以执行操作,所述操作具有高优先级别周期和低优先级别周期中的至少一个,所述控制存储系统的方法包括:当低优先级别周期与高优先级别周期重叠时,暂停所述低优先级别周期的操作,执行所述高优先级别周期的操作;以及在所述高优先级别周期的操作执行完毕后,继续执行被暂停的所述低优先级别周期的操作。
【技术特征摘要】
US 2009-7-9 12/500,457一种控制存储系统的方法,所述存储系统包括共享至少一个输入/输出总线的多个非易失性存储器单元,共享的所述输入/输出总线对每个存储器单元传送信息,以执行操作,所述操作具有高优先级别周期和低优先级别周期中的至少一个,所述控制存储系统的方法包括当低优先级别周期与高优先级别周期重叠时,暂停所述低优先级别周期的操作,执行所述高优先级别周期的操作;以及在所述高优先级别周期的操作执行完毕后,继续执行被暂停的所述低优先级别周期的操作。2.如权利要求1所述的控制存储系统的方法,其特征在于,所述高优先级别周期是指 令周期,在所述指令周期期间于所述输入/输出总线上传送操作指令。3.如权利要求2所述的控制存储系统的方法,其特征在于,所述存储器单元的地址信 息也在所述指令周期期间于所述输入/输出总线上传送。4.如权利要求1所述的控制存储系统的方法,其特征在于,所述低优先级别周期是数 据传送周期,在所述数据传送周期期间于所述输入/输出总线上传送数据。5.如权利要求1所述的控制存储系统的方...
【专利技术属性】
技术研发人员:林子杰,陈宏庆,陈友麒,
申请(专利权)人:联发科技股份有限公司,
类型:发明
国别省市:71[中国|台湾]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。