计算机系统技术方案

技术编号:41449050 阅读:40 留言:0更新日期:2024-05-28 20:38
本发明专利技术涉及计算机系统的技术领域,提供一种计算机系统包含一复杂可程序逻辑装置,所述复杂可程序逻辑装置包含一序列传收接口、一组特定信号接脚、一组电源输入接脚、一第一多任务器、一嵌入式中央处理器、一第一内存、一第二多任务器、一第三内存、及一第一控制单元。所述第一控制单元根据一测试主机的一测试指令,控制所述第一多任务器、所述第二多任务器、或所述嵌入式中央处理器,使得所述等特定信号接脚的多个特定信号、所述等电源输入接脚的多个电源电压信号、或所述第一内存的数据经由所述第一多任务器、所述第二多任务器、所述第三内存、所述序列传收接口、及一高速接口转换装置而输出至所述测试主机。

【技术实现步骤摘要】

【】本专利技术涉及计算机系统的,特别是指一种具备弹性的侦错机制的计算机系统。


技术介绍

0、
技术介绍

1、参阅图1,现有的计算机系统例如是一服务器,并适用于一低速接口转换装置80及一测试主机9,且包含一主板7,及设置在所述主板7上的一复杂可程序逻辑装置(cpld)1、一基本输入输出系统(bios)2、一基板管理控制器(bmc)3,一电源转换器(voltageregulator)5、一中央处理器(cpu)4、与一连接器6。所述复杂可程序逻辑装置1包括一第一控制单元93、一多任务器(mux)92、一序列传收接口91、一组电源输入接脚98、一组特定信号接脚99、一嵌入式中央处理器(embedded cpu)94、一第一内存95至一第三内存90、及一第二控制单元96。所述测试主机9例如是一计算机主机,并以通用串行总线的接口而电连接所述低速接口转换装置80。所述低速接口转换装置80用于将积体总线电路(i2c)与通用串行总线(usb)两种接口的间的信号作转换与传收。

2、所述第一内存95是一种内部的闪存(flash),并用于提供所述嵌入式中本文档来自技高网...

【技术保护点】

1.一种计算机系统,适用于一高速接口转换装置及一测试主机,并包含一复杂可程序逻辑装置(CPLD)、一基本输入输出系统(BIOS)、一基板管理控制器(BMC)、及一中央处理器,其特征在于,所述复杂可程序逻辑装置包含:

2.根据权利要求1所述的计算机系统,其特征在于,所述复杂可程序逻辑装置还包含一第二控制单元,及电连接所述第二控制单元的一第二内存,所述第二控制单元藉由系统管理总线(SMBus)的接口电连接所述基本输入输出系统及所述基板管理控制器,以将对应所述基本输入输出系统及所述基板管理控制器的数据储存于所述第二内存,

3.根据权利要求1所述的计算机系统,其特征在于,...

【技术特征摘要】

1.一种计算机系统,适用于一高速接口转换装置及一测试主机,并包含一复杂可程序逻辑装置(cpld)、一基本输入输出系统(bios)、一基板管理控制器(bmc)、及一中央处理器,其特征在于,所述复杂可程序逻辑装置包含:

2.根据权利要求1所述的计算机系统,其特征在于,所述复杂可程序逻辑装置还包含一第二控制单元,及电连接所述第二控制单元的一第二内存,所述第二控制单元藉由系统管理总线(smbus)的接口电连接所述基本输入输出系统及所述基板管理控制器,以将对应所述基本输入输出系统及所述基板管理控制器的数据储存于所述第二内存,

3.根据权利要求1所述的计算机系统,其特征在于,所述中央处理器经由一连接器接收一组背板硬盘信号,所述复杂可程序逻辑装置还包含一接收器地址译码器(rxaddressdecoder),所述接收器地址译码器包括藉由系统管理总线的接口而电连接所述中央处理器以接收前述这组背板硬盘信号的一组输入端、一组输出端、及电连接所述第一控制单元的一控制端,

4.一种计算机系统,适用于一高速接口转换装置及一测试主机...

【专利技术属性】
技术研发人员:孙政苇
申请(专利权)人:昆达电脑科技昆山有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1