减少基于伪信道的存储器系统中的时延技术方案

技术编号:41400927 阅读:19 留言:0更新日期:2024-05-20 19:26
各种实施方案包括用于减少基于伪信道的存储器系统中的时延的方法和设备。实施方案可包括:被配置为将多个伪信道中的一个伪信道选择性地通信连接到第一输入/输出(IO)的第一伪信道选择设备;以及被配置为将该多个伪信道中的一个伪信道选择性地通信连接到第二IO的第二伪信道选择设备,其中该第一伪信道选择设备和该第二伪信道选择设备可能够操作为将该多个伪信道中的第一伪信道并发地通信连接到该第一IO和该第二IO。实施方案可包括该基于伪信道的存储器系统,该基于伪信道的存储器系统被配置为接收以该第一伪信道为目标的存储器存取命令,并且使用第一伪信道数据总线和第二伪信道数据总线来实现该存储器存取命令。

【技术实现步骤摘要】
【国外来华专利技术】


技术介绍

1、下一代双倍数据速率随机存取存储器(本文中称为“ddr”)将广泛用于移动设备,因为它可提供对移动和非移动应用有吸引力的高性能、低功率、竞争性存储成本、各种封装类型和多源可用性的平衡。然而,已提出或现有的ddr系统基于高性能、低时延和更低功率方案,这些方案使用表现出更大时延的数据通信协议,这将这些系统的使用和效率限于低于许多用途诸如交通工具安全相关系统可接受的水平。例如,已提出低功率ddr(“lpddr”)系统可利用当与前一代相比时导致某些操作点的时延降级的方法。


技术实现思路

1、各种公开方面包括减少基于伪信道的存储器系统中的时延的装置和方法。各种方面可包括一种基于伪信道的存储器系统,该基于伪信道的存储器系统包括:第一伪信道选择设备,该第一伪信道选择设备被配置为将多个伪信道中的一个伪信道选择性地通信连接到第一输入/输出(io);以及第二伪信道选择设备,该第二伪信道选择设备被配置为将该多个伪信道中的一个伪信道选择性地通信连接到第二io,其中在第一操作模式下,该第一伪信道选择设备和该第二伪信道选择设本文档来自技高网...

【技术保护点】

1.一种基于伪信道的存储器系统,所述基于伪信道的存储器系统包括:

2.根据权利要求1所述的基于伪信道的存储器系统,其中所述第一IO包括第一伪信道数据总线,并且所述第二IO包括第二伪信道数据总线,所述基于伪信道的存储器系统还包括:

3.根据权利要求2所述的基于伪信道的存储器系统,其中所述第一内部数据总线具有等于所述第一伪信道数据总线的整数倍的位宽度。

4.根据权利要求2所述的基于伪信道的存储器系统,所述基于伪信道的存储器系统还包括:

5.根据权利要求1所述的基于伪信道的存储器系统,其中所述第一伪信道选择设备和所述第二伪信道选择设备能够操作为响...

【技术特征摘要】
【国外来华专利技术】

1.一种基于伪信道的存储器系统,所述基于伪信道的存储器系统包括:

2.根据权利要求1所述的基于伪信道的存储器系统,其中所述第一io包括第一伪信道数据总线,并且所述第二io包括第二伪信道数据总线,所述基于伪信道的存储器系统还包括:

3.根据权利要求2所述的基于伪信道的存储器系统,其中所述第一内部数据总线具有等于所述第一伪信道数据总线的整数倍的位宽度。

4.根据权利要求2所述的基于伪信道的存储器系统,所述基于伪信道的存储器系统还包括:

5.根据权利要求1所述的基于伪信道的存储器系统,其中所述第一伪信道选择设备和所述第二伪信道选择设备能够操作为响应于所述基于伪信道的存储器系统接收到以所述第一伪信道为目标的低时延类型存储器存取命令而将所述第一伪信道通信并发地连接到所述第一io和所述第二io。

6.根据权利要求5所述的基于伪信道的存储器系统,所述基于伪信道的存储器系统还包括:存储器控制设备,所述存储器控制设备被配置为:

7.根据权利要求1所述的基于伪信道的存储器系统,其中所述第一伪信道选择设备和所述第二伪信道选择设备能够操作为响应于所述基于伪信道的存储器系统接收到被配置为使所述基于伪信道的存储器系统将后继存储器存取命令处置为低时延类型存储器存取命令的模式寄存器写入命令并且响应于所述基于伪信道的存储器系统接收到以所述第一伪信道为目标的后继存储器存取命令而将所述第一伪信道通信并发地连接到所述第一io和所述第二io。

8.根据权利要求7所述的基于伪信道的存储器系统,所述基于伪信道的存储器系统还包括:存储器控制设备,所述存储器控制设备被配置为:

9.根据权利要求1所述的基于伪信道的存储器系统,其中所述第一伪信道选择设备和所述第二伪信道选择设备各自包括至少一个复用器。

10.根据权利要求1所述的基于伪信道的存储器系统,其中在第二操作模式下,所述第一伪信道选择设备能够操作为将所述第一伪信道通信连接到所述第一io,并且所述第二伪信道选择设备能够操作为将所述多个伪信道中的第二伪信道通信连接到所述第二io。

11.一种用于减少基于伪信道的存储器系统中的时延的方法,所述方法包括:

12.根据权利要求11所述的方法,其中所述第一io包括第一伪信道数据总线并且所述第二io包括第二伪信道数据总线,所述方法还包括:

13.根据权利要求12所述的方法,其中所述第一内部数据总线具有等于所述第一伪信道数据总线的整数倍的位宽度。

14.根据权利要求12所述的方法,所述方法还包括:

15.根据权利要求11所述的方法,...

【专利技术属性】
技术研发人员:S·托祖尔P·德希穆克J·徐S·帕拉查拉
申请(专利权)人:高通股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1