【技术实现步骤摘要】
本专利技术有关于i:-A调制器(Sigma-Delta Modulator)以及动态组件匹配 (dynamic element matching,简称DEM)方法,特别有关于使用具有低延迟的DEM 的连续时间i:-A调制器与DEM方法。
技术介绍
请参考图1,图1为使用DEM的传统连续时间i:-A调制器100的示意图。 如图1所示,连续时间i:-A调制器100包含频率响应才莫块102、量化器104、DEM 模块106、数模转换器(digital-to-analog converter,简称DAC)108、加法器110 以及数字低通滤波器(low-pass filter,简称LPF)112。在加法器110的第一输入端 接收第一连续时间信号x(O以作为来源信号,而在加法器IIO的第二输入端输入 第二连续时间信号y(O用于补偿第一连续时间信号中可能的错误。由频率响 应模块102所产生的连续时间信号W)根据输入至量化器104的时钟信号dt由量 化器104进行采样。DEM模块106负责将量化器104的数字输出信号的不匹配 移动至高频,这样一来,在图1所示的回路(loop) ...
【技术保护点】
一种使用动态组件匹配的连续时间∑-Δ调制器,包含: 频率响应模块; 量化器,该量化器的输入端耦接至该频率响应模块的输出端; 数字多任务器,该数字多任务器的第一输入端耦接至该量化器的输出端; 动态组件匹配模块,该动态组 件匹配模块的输入端耦接至该量化器的该输出端,以及该动态组件匹配模块的输出端耦接至该数字多任务器的第二输入端; 数模转换器,该数模转换器的输入端耦接至该数字多任务器的输出端;以及 加法器,该加法器的第一输入端用以接收连续时间信号, 该加法器的第二输入端耦接至该数模转换器的输出端,以及该加法器的输 ...
【技术特征摘要】
US 2008-9-1 12/202,3391.一种使用动态组件匹配的连续时间∑-Δ调制器,包含频率响应模块;量化器,该量化器的输入端耦接至该频率响应模块的输出端;数字多任务器,该数字多任务器的第一输入端耦接至该量化器的输出端;动态组件匹配模块,该动态组件匹配模块的输入端耦接至该量化器的该输出端,以及该动态组件匹配模块的输出端耦接至该数字多任务器的第二输入端;数模转换器,该数模转换器的输入端耦接至该数字多任务器的输出端;以及加法器,该加法器的第一输入端用以接收连续时间信号,该加法器的第二输入端耦接至该数模转换器的输出端,以及该加法器的输出端耦接至该频率响应模块的输入端;其中,该量化器的输出信号在当前周期中被传送至该动态组件匹配模块,以在下一周期决定该数字多任务器的选择结果。2. 根据权利要求l所述的使用动态组件匹配的连续时间S-A调制器,其特征在于,更包含数字低通滤波器,该凄t字低通滤波器的输入端耦接至该量化器的该输出端。3. 才艮据权利要求i所述的使用动态组件匹配的连续时间i:-A调制器,其特征在于,该数模转换器为归零数模转换器。4. 根据权利要求1所述的使用动态组件匹配的连续时间S-A调制器,其特 征在于该量化器包含多个比较器,该多个比较器的每一比较器的输入端耦接至 该量化器的该输入端,以及该多个比较器的每一比较器的输出端耦接至该量化 器的该输出端;该多个比较器用以将来自该频率响应模块的频率响应信号转换至多个 比特,该多个比特的每一比特自该多个比较器的对应比较器输出。5. 根据权利要求4所述的使用动态组件匹配的连续时间i:-A调制器,其特 征在于该数字多任务器与该动态组件匹配模块合作,用以根据使用该数模转换器的多个数模转换单元之间的平衡,通过以选择设定循环移动多个可用比特,来将来自该多个比较器的该多个输出比特重排;该动态组件匹配模块的操作独立于回路中的操作与信号,该回路包含该 频率响应模块、该量化器、该数字多任务器、该数模转换器以及该加法器。6. 才艮据权利要求1所迷的使用动态组件匹配的连续时间i:-A调制器,其特 征在于该量化器包含多个比较器,每个比较器输出一比特;该数字多任务器包含多个子多任务器,每个子多任务器包含耦接至该量化 器的对应比较器的输出端的输入端,用以接收来自该多个比较器的该多个输出 比特;该动态组件匹配模块包含耦接至每个子多任务器的多个输出端,用以决定 该多个比较器的该多个输出比特中的输出比特被该每个子多任务器允许。7. —种使用动态组件匹配的连续时间E-A调制器,包含 频率响应模块;量化器,该量化器的输入端耦接至该频率响应模块的输出端; 动态组件匹配组,包含多个动态组件匹配才莫块,该动态组件匹配组的输入端耦接至该量化器的输出端;数字多任务器,该数字多任务器的第一输入端耦接至该动态组件匹配组的输出端;数字比较器,该数字比较器的输入端耦接至该量化器,以及该数字比较器 的输出端耦接至该^:字多任务器;数模转换器,该数模转换器的输入端耦接至该数字多任务器的输出端;以及加法器,该加法器的第一输入端用以接收连续时间信号,该加法器的第二 输入端耦接至该数模转换器的输出端,以及该加法器的输出端耦接至该频率响 应模块的输入端;其中,该动态组件匹配组中的每个该动态组件匹配才莫块才是前产生该纟改字多 任务器的候选选择结果;该量化器的输出信号在当前周期中传送至该动态组件 匹配组以及该数字比较器,以将来自该量化器的多个进入码与来自动态组件匹 配组的多个预测码进行比较,以在下一周期通过该数字多任务器决定来自该动 态组件匹配组的多个候选选^^结果的所选择的结果。8. 根据权利要求7所述的使用动态组件匹配的连续时间E-A调制器,其特 征在于,更包含数字低通滤波器,该数字低通滤波器的输入端耦接至该量化器的该输出二山 祸。9. 根据权利要求7所述的使用动态组件匹配的连续时间E-A调制器,其 特征在于,该数模转换器为归零数模转换器。10. 根据权利要求7所述的使用动态组件匹配的连续时间i:-A调制器,其特 征在于该量化器包含多个比较器并行连接,每个比较器的输入端耦接至该量化器 的该输入端,以及每个比较器的输出端耦接至该量化器的该输出端;该数字比较器以及该动态组件匹配组的操作独立于回路中的操作与信号, 该回路包含该频率响应模块、该量化器、该数字多任务器、该数模转换器以及 该加法器;根据该数字比较器的操:作,每次在该数字多任务器输出该所选择的结果的前,自该动态组件匹配组的选择的动态组件匹配模块加载候选选择结果;该多个比较器用以将来自该频率响应模块的频率响应信号转换成多个比 特,该每个比特自该多个比较器的对应比较器输出。11. 根据权利要求IO所述的使用动态组件匹配的连续时间E-A调制器,其 特征在于该数字多任务器以及该动态组件匹配组的该多个动态组件匹配模块合作, 用以根据该数模转换器的该多个数模转换单元使用的平衡,以 一选择设定通过 循环移动不同数目的多个可用比特,将自该多个比较器输出的多个比特重排;该数字比较器用以决...
【专利技术属性】
技术研发人员:黄胜瑞,林永裕,
申请(专利权)人:联发科技股份有限公司,
类型:发明
国别省市:71[中国|台湾]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。