【技术实现步骤摘要】
本专利技术涉及半导体,尤其是指一种用于生成虚拟集成电路版图的自动生成排布系统。
技术介绍
1、随着半导体制造技术进步,使得集成电路(integrated circuit,ic)可将大量的微小晶体管整合到一个芯片,由于集成电路持续朝小型化发展,使得每个芯片得以封装更多电路,而晶体管数量更是不断增加。同时,为了避免集成电路遭受静电放电的威胁与破坏,所有集成电路与外界接触的焊垫皆须搭配静电放电防护设计,然而随着半导体制程的演进使得静电放电防护技术上日益困难。
2、集成电路中的“静电防护元件”是一种特殊的电路,用于防止静电放电对集成电路造成损坏,集成电路中的静电防护元件通常被设计在电路的输入/输出端,以提供静电放电电流路径,以免静电放电时,静电电流流入集成电路的内部电路而造成损伤。一些常见的静电防护元件包括二极管、金属氧化物半导体场效应晶体管(mosfet)和双向穿孔晶体管(scr),这些元件的选择取决于集成电路的应用和设计需求。
3、静电防护元件设计在集成电路上的设计过程中多半仍是仰赖工程师绘制,如此将花费大量的人力与
...【技术保护点】
1.一种自动生成排布系统,用于一电子设备,其特征在于,该电子设备使用该自动生成排布系统生成一虚拟集成电路版图,该自动生成排布系统包括:
2.如权利要求1所述的自动生成排布系统,其特征在于,该虚拟区域包括复数个测试道,该排布模块将分群后的该复数个测试元件排布每一该测试道中。
3.如权利要求2所述的自动生成排布系统,其特征在于,该排布模块在每一该测试道上标记一测试道信息和每一该测试元件的一元件信息。
4.如权利要求1所述的自动生成排布系统,其特征在于,该分群模块以随机乱数选择分群后的该复数个测试元件,该排布模块在该虚拟区域内将随机乱数选
...【技术特征摘要】
1.一种自动生成排布系统,用于一电子设备,其特征在于,该电子设备使用该自动生成排布系统生成一虚拟集成电路版图,该自动生成排布系统包括:
2.如权利要求1所述的自动生成排布系统,其特征在于,该虚拟区域包括复数个测试道,该排布模块将分群后的该复数个测试元件排布每一该测试道中。
3.如权利要求2所述的自动生成排布系统,其特征在于,该排布模块在每一该测试道上标记一测试道信息和每一该测试元件的一元件信息。
4.如权利要求1所述的自动生成排布系统,其特征在于,该分群模块以随机乱数选择分群后的该复数个测试元件,该排布模块在该虚拟区域内将随机乱数选择分群后的该复数个测试元件进行排布,以输出该虚拟集成电路版图。
5.如权利要求1所述的自动生成排布系统,其特征在于,该复数个分类条件包括复数个元件种类条件与复数个元件高度条件。
6.如权利要求5所述的自动生成排布系统,其特征在于,
7.如权利要求6所述的自动生成排布系统,其特征在于,
8.如权利要求6所述的自动生成排布系统,其特征在于...
【专利技术属性】
技术研发人员:陈东旸,黄郁婷,徐术,
申请(专利权)人:晶旭科技股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。