System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种正交架构PCIE通信链路的实现方法技术_技高网

一种正交架构PCIE通信链路的实现方法技术

技术编号:41304613 阅读:2 留言:0更新日期:2024-05-13 14:50
一种正交架构PCIE通信链路的实现方法,涉及PCIE通信领域,基于PSE包交换设备实现,包括3个后插卡和9个前插卡。后插卡采用COME模块,使用3个PCIE‑X4数据链路和6片PCIE开关芯片,6片PCIE开关芯片分别连接L1~L9正交连接器。前插卡使用2片PCIE开关芯片,分别连接SW1~SW3正交连接器。通过设置PCIE开关芯片,使L1槽位~L9槽位的前插卡选择SW1槽位~SW3槽位后插卡的1个PCIE‑X4通信链路,实现了3个后插卡到9个前插卡的PCIE通信链路的建立,从而满足正交架构下多板卡之间PCIE通信链路的需求。

【技术实现步骤摘要】

本专利技术涉及pcie通信领域,特别涉及一种正交架构pcie通信链路的实现方法。


技术介绍

1、现有技术中,pcie通信链路单一不可调,这是由pcie的技术特性所决定的。

2、正交架构的pcie通信链路是指采用正交设计实现的pcie通信链路。这种通信链路使用无背板、正交连接器直接对接的耦合方式,相比于传统的背板架构,采用正交架构的pcie通信链路设备无需跨越背板走线,传输速率高,突破了传统背板架构的线路速率瓶颈,避免了传统背板架构中的信号衰减和延迟问题,具有更高的传输速率和更好的性能。

3、正交架构的pcie通信链路是一种非常灵活和可配置的架构,但由于pcie通信链路单一不可调,因此无法满足正交架构下pcie通信链路复杂、多变的要求和正交架构多板卡的pcie通信需求。


技术实现思路

1、为了解决正交架构下pcie通信链路单一的问题,本专利技术提供了一种正交架构pcie通信链路的实现方法,通过使用come模块和pcei开关芯片,并根据槽位不同将pcie开关芯片拨通到不同的通路,实现了正交架构下多板卡的pcie通信链路的连接。

2、一种正交架构pcie通信链路的实现方法,所述方法基于pse包交换设备实现,包括3个后插卡和9个前插卡,后插卡使用come模块,搭配pi3pcie3413型号的pcie 开关芯片;前插卡搭配pi3pcie3413型号的pcie 开关芯片;

3、步骤1,所述后插卡采用come模块,使用3个pcie-x4数据链路,包括3个pcie-tx<3..0>和3个pcie-rx<3..0>;

4、步骤2,所述后插卡使用6片pcie开关芯片,其中3片连接pcie-tx<3..0>,3片连接pcie-rx<3..0>;

5、步骤3,所述后插卡的6片pcie开关芯片分别连接l1~l9正交连接器,对应pse包交换设备l1槽位~l9槽位的前插卡,后插卡具备9个pcie-x4通信链路;

6、步骤4,所述前插卡使用2片pcie开关芯片,分别连接sw1~sw3正交连接器,对应pse包交换设备sw1槽位~sw3槽位的后插卡;

7、步骤5,所述l1槽位~l9槽位的前插卡,选择sw1槽位~sw3槽位后插卡的1个pcie-x4通信链路,设置pcie开关芯片,用于sw1槽位~sw3槽位的后插卡到l1槽位~l9槽位的前插卡的pcie通信链路的建立;

8、通过以上步骤,实现了正交架构下3个后插卡到9个前插卡的pcie通信链路的建立;

9、所述pcie开关芯片型号为pi3pcie3413。

10、步骤5所述的l1槽位~l9槽位的前插卡,选择sw1槽位~sw3槽位后插卡的1个pcie-x4通信链路,设置pcie开关芯片,具体如下:

11、步骤5-1,l1槽位前插卡的2片pcie开关芯片,选择a-b通信通路,同时sw1槽位的后插卡使用第1、2片pcie开关芯片,选择a-b通信通路,用于sw1槽位后插卡到l1槽位前插卡pcie通信链路的建立;

12、步骤5-2,l2槽位前插卡的 2片pcie开关芯片,选择a-b通信通路,同时sw1槽位的后插卡使用第3、4片pcie开关芯片,选择a-b通信通路,用于sw1槽位后插卡到l2槽位前插卡pcie通信链路的建立;

13、步骤5-3,l3槽位前插卡的 2片pcie开关芯片,选择a-b通信通路,同时sw1槽位的后插卡使用第5、6片pcie开关芯片,选择a-b通信通路,用于sw1槽位后插卡到l3槽位前插卡pcie通信链路的建立;

14、步骤5-4,l4槽位前插卡的 2片pcie开关芯片,选择a-c通信通路,同时sw2槽位的后插卡使用第1、2片pcie开关芯片,选择a-c通信通路,用于sw2槽位后插卡到l4槽位前插卡pcie通信链路的建立;

15、步骤5-5,l5槽位前插卡的 2片pcie开关芯片,选择a-c通信通路,同时sw2槽位的后插卡使用第3、4片pcie开关芯片,选择a-c通信通路,用于sw2槽位后插卡到l5槽位前插卡pcie通信链路的建立;

16、步骤5-6,l6槽位前插卡的2片pcie开关芯片,选择a-c通信通路,同时sw2槽位的后插卡使用第5、6片pcie开关芯片,选择a-c通信通路,用于sw2槽位后插卡到l6槽位前插卡pcie通信链路的建立;

17、步骤5-7,l7槽位前插卡的2片pcie开关芯片,选择a-d通信通路,同时sw3槽位的后插卡使用第1、2片pcie开关芯片,选择a-d通信通路,用于sw3槽位后插卡到l7槽位前插卡pcie通信链路的建立;

18、步骤5-8,l8槽位前插卡的2片pcie开关芯片,选择a-d通信通路,同时sw3槽位的后插卡使用第3、4片pcie开关芯片,选择a-d通信通路,用于sw3槽位后插卡到l8槽位前插卡pcie通信链路的建立;

19、步骤5-9,l9槽位前插卡的 2片pcie开关芯片,选择a-d通信通路,同时sw3槽位的后插卡使用第5、6片pcie开关芯片,选择a-d通信通路,用于sw3槽位后插卡到l9槽位前插卡pcie通信链路的建立。

20、(1)实现了正交架构下多板卡pcie通信链路的连接,解决了正交架构下pcie通信链路单一的问题。

21、(2)使用pcie开关芯片,实现了复杂,动态可调整的pcie数据链路搭建,所有后插卡和前插卡硬件板卡均为一种设计,只需动态配置即可实现复杂的pcie数据链路,并且节约了设计成本。

22、(3)与现有技术相比,pcie链路的建立更加灵活、全面。此专利技术中只使用了sw1槽位到sw3槽位后插卡,后续还可升级使用sw4槽位~sw6槽位后插卡,用于搭建更多的pcie通信链路。

本文档来自技高网...

【技术保护点】

1.一种正交架构PCIE通信链路的实现方法,基于PSE包交换设备实现,包括3个后插卡和9个前插卡,其特征在于,

2.根据权利要求1所述的一种正交架构PCIE通信链路的实现方法,其特征在于,步骤2所述的后插卡使用6片PCIE开关芯片,其中3片连接PCIE-TX<3..0>,3片连接PCIE-RX<3..0>,具体为:COME模块的3个PCIE-X4数据链路,第1个PCIE-X4数据链路的PCIE-TX<3..0>连接到第1片PCIE开关芯片的A端口,第1个PCIE-X4数据链路的PCIE-RX<3..0>连接到第2片PCIE开关芯片的A端口;第2个PCIE-X4数据链路的PCIE-TX<3..0>连接到第3片PCIE开关芯片的A端口,第2个PCIE-X4数据链路的PCIE-RX<3..0>连接到第4片PCIE开关芯片的A端口;第3个PCIE-X4数据链路的PCIE-TX<3..0>连接到第5片PCIE开关芯片的A端口,第3个PCIE-X4数据链路的PCIE-RX<3..0>连接到第6片PCIE开关芯片的A端口。

3.根据权利要求1所述的一种正交架构PCIE通信链路的实现方法,其特征在于,步骤3所述的后插卡的6片PCIE开关芯片分别连接L1~L9正交连接器,具体为:第1片PCIE开关芯片的B端口连接到L1连接器的PCIE-TX<3..0>,C端口连接到L4连接器的PCIE-TX<3..0>,D端口连接到L7连接器的PCIE-TX<3..0>;第2片PCIE开关芯片的B端口连接到L1连接器的PCIE-RX<3..0>,C端口连接到L4连接器的PCIE-RX<3..0>,D端口连接到L7连接器的PCIE-RX<3..0>;第3片PCIE开关芯片的B端口连接到L2连接器的PCIE-TX<3..0>,C端口连接到L5连接器的PCIE-TX<3..0>,D端口连接到L8连接器的PCIE-TX<3..0>;第4片PCIE开关芯片的B端口连接到L2连接器的PCIE-RX<3..0>,C端口连接到L5连接器的PCIE-RX<3..0>,D端口连接到L8连接器的PCIE-RX<3..0>;第5片PCIE开关芯片的B端口连接到L3连接器的PCIE-TX<3..0>,C端口连接到L6连接器的PCIE-TX<3..0>,D端口连接到L9连接器的PCIE-TX<3..0>;第6片PCIE开关芯片的B端口连接到L3连接器的PCIE-RX<3..0>,C端口连接到L6连接器的PCIE-RX<3..0>,D端口连接到L9连接器的PCIE-RX<3..0>。

4.根据权利要求1所述的一种正交架构PCIE通信链路的实现方法,其特征在于,步骤3所述的后插卡具备9个PCIE-X4通信链路,分别为:第一个PCIE-X4数据链路经过第1、2片PCIE开关芯片后,具有A-B,A-C,A-D共3个PCIE-X4通信链路;第二个PCIE-X4数据链路经过第3、4片PCIE开关芯片后,具有A-B,A-C,A-D共3个PCIE-X4通信链路;第三个PCIE-X4数据链路经过第5、6片PCIE开关芯片后,具有A-B,A-C,A-D共3个PCIE-X4通信链路。

5.根据权利要求1所述的一种正交架构PCIE通信链路的实现方法,其特征在于,步骤4所述的前插卡使用2片PCIE开关芯片,分别连接SW1~SW3正交连接器,具体为:前插卡第1片PCIE开关芯片的B端口连接到SW1连接器的PCIE-TX<3..0>,C端口连接到SW2连接器的PCIE-TX<3..0>,D端口连接到SW3连接器的PCIE-TX<3..0>;前插卡第2片PCIE开关芯片的B端口连接到SW1连接器的PCIE-RX<3..0>,C端口连接到SW2连接器的PCIE-RX<3..0>,D端口连接到SW3连接器的PCIE-RX<3..0>。

6.根据权利要求1所述的一种正交架构PCIE通信链路的实现方法,其特征在于,步骤5所述的L1槽位~L9槽位的前插卡,选择SW1槽位~SW3槽位后插卡的1个PCIE-X4通信链路,设置PCIE开关芯片,具体如下:

...

【技术特征摘要】

1.一种正交架构pcie通信链路的实现方法,基于pse包交换设备实现,包括3个后插卡和9个前插卡,其特征在于,

2.根据权利要求1所述的一种正交架构pcie通信链路的实现方法,其特征在于,步骤2所述的后插卡使用6片pcie开关芯片,其中3片连接pcie-tx<3..0>,3片连接pcie-rx<3..0>,具体为:come模块的3个pcie-x4数据链路,第1个pcie-x4数据链路的pcie-tx<3..0>连接到第1片pcie开关芯片的a端口,第1个pcie-x4数据链路的pcie-rx<3..0>连接到第2片pcie开关芯片的a端口;第2个pcie-x4数据链路的pcie-tx<3..0>连接到第3片pcie开关芯片的a端口,第2个pcie-x4数据链路的pcie-rx<3..0>连接到第4片pcie开关芯片的a端口;第3个pcie-x4数据链路的pcie-tx<3..0>连接到第5片pcie开关芯片的a端口,第3个pcie-x4数据链路的pcie-rx<3..0>连接到第6片pcie开关芯片的a端口。

3.根据权利要求1所述的一种正交架构pcie通信链路的实现方法,其特征在于,步骤3所述的后插卡的6片pcie开关芯片分别连接l1~l9正交连接器,具体为:第1片pcie开关芯片的b端口连接到l1连接器的pcie-tx<3..0>,c端口连接到l4连接器的pcie-tx<3..0>,d端口连接到l7连接器的pcie-tx<3..0>;第2片pcie开关芯片的b端口连接到l1连接器的pcie-rx<3..0>,c端口连接到l4连接器的pcie-rx<3..0>,d端口连接到l7连接器的pcie-rx<3..0>;第3片pcie开关芯片的b端口连接到l2连接器的pcie-tx<3..0>,c端口连接到l5连接器的pcie-tx<3..0>,d端口连接到l8连接器的pcie-tx<3..0>;第4片pcie开关芯片的b端口连接到l2连接器的pcie-rx<3..0&...

【专利技术属性】
技术研发人员:秦展石斌晋巧玲杨纯璞孙静林鹏
申请(专利权)人:天津光电通信技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1