芯片的仿真验证方法、装置、计算机设备和存储介质制造方法及图纸

技术编号:41182472 阅读:15 留言:0更新日期:2024-05-07 22:16
本发明专利技术涉及一种芯片的仿真验证方法、装置、设备及存储介质,通过生成待验证芯片的UVM验证环境;使用自动化脚本生成UVM测试用例,并将UVM测试用例添加到待验证芯片的UVM验证环境中;使用自动化脚本配置并提交仿真任务至UVM验证环境中进行仿真测试;实现了芯片仿真验证工作的高度自动化,并通过监控用于进行仿真测试的仿真服务器的实时状态提高了芯片仿真验证工作的工作效率的技术效果,解决了由于SOC项目中的测试向量非常多,导致仿真验证工作无法按时交付的技术问题。

【技术实现步骤摘要】

本专利技术涉及芯片验证的,特别涉及一种芯片的仿真验证方法、装置、计算机设备和存储介质


技术介绍

1、soc验证工作是指在系统级芯片(system on chip,soc)开发过程中进行的一系列测试和检查,以确保这种高度集成的芯片在功能和性能上符合设计要求。而soc是将传统电脑或电子设备中的多个组件集成到一个单一芯片上的技术,例如:将中央处理器、图形处理器、内存、输入输出控制器等集成到一个单一芯片上。

2、但是,验证工作具有强烈的时效性,项目计划通常会根据项目的难度及foundry厂商的投片节点来制定,投片时间点确定后要求验证人员要在规定的时间点之前完成所有的仿真验证工作,特别是一些中大型soc项目中,所需的测试向量非常多,导致仿真验证工作的工作量骤增,无法按时交付仿真验证结果。


技术实现思路

1、本专利技术的主要目的为提供一种芯片的仿真验证方法、装置、计算机设备和存储介质,通过利用uvm环境支持高度自动化的验证流程的特质,并采用自动化脚本自动生成测试用例、自动配置仿真任务并自动提交仿真任务,实现本文档来自技高网...

【技术保护点】

1.一种芯片的仿真验证方法,其特征在于,包括以下步骤:

2.根据权利要求1所述的仿真验证方法,其特征在于,使用自动化脚本生成UVM测试用例,并将所述UVM测试用例添加到所述待验证芯片的UVM验证环境中,包括:

3.根据权利要求2所述的仿真验证方法,其特征在于,在使用自动化脚本生成UVM测试用例之前,所述方法还包括:

4.根据权利要求1所述的仿真验证方法,其特征在于,在使用自动化脚本生成UVM测试用例之后,所述方法还包括:

5.根据权利要求1所述的仿真验证方法,其特征在于,使用所述自动化脚本配置并提交仿真任务至所述UVM验证环境中进行仿真测试...

【技术特征摘要】

1.一种芯片的仿真验证方法,其特征在于,包括以下步骤:

2.根据权利要求1所述的仿真验证方法,其特征在于,使用自动化脚本生成uvm测试用例,并将所述uvm测试用例添加到所述待验证芯片的uvm验证环境中,包括:

3.根据权利要求2所述的仿真验证方法,其特征在于,在使用自动化脚本生成uvm测试用例之前,所述方法还包括:

4.根据权利要求1所述的仿真验证方法,其特征在于,在使用自动化脚本生成uvm测试用例之后,所述方法还包括:

5.根据权利要求1所述的仿真验证方法,其特征在于,使用所述自动化脚本配置并提交仿真任务至所述uvm验证环境中进行仿真测试,包括:

6.根据权...

【专利技术属性】
技术研发人员:李海洋
申请(专利权)人:苏州亘存科技有限责任公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1