System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 移位寄存器、栅极驱动电路及其驱动方法、显示面板技术_技高网

移位寄存器、栅极驱动电路及其驱动方法、显示面板技术

技术编号:40997663 阅读:9 留言:0更新日期:2024-04-18 21:37
本申请涉及一种移位寄存器、栅极驱动电路及其驱动方法、显示面板。该移位寄存器包括:输入模块;控制模块,包括第一开关单元、第二开关单元和储能单元,第一开关单元的控制端用于接收第一控制信号,第一开关单元的第二端分别与储能单元的第一端、第二开关单元的第二端电连接,第二开关单元的控制端用于接收第二控制信号,第二开关单元的第一端用于接收第二电源信号;输出模块;在保持阶段的第一子阶段,第一开关单元用于在第一控制信号的控制下断开,第二开关单元用于在第二控制信号的控制下导通,以使储能单元的第一端与储能单元的第三端的电平状态保持一致。采用上述移位寄存器可以控制储能单元在第一子阶段不充电和放电,从而降低功耗。

【技术实现步骤摘要】

本申请涉及显示,特别是涉及一种移位寄存器、栅极驱动电路及驱动方法、显示面板。


技术介绍

1、随着显示技术的发展,在追求显示装置的较高分辨率的同时,显示装置的功耗随之增加。为了降低显示装置的功耗,一些产品在待机模式下,甚至执行基于0.1hz以下的驱动频率。

2、相关技术中,显示面板在低频保持阶段,移位寄存器电路仍处于正常工作状态,使得其所产生的功耗与高频显示模式时相同,导致显示面板仍具有较大的功耗,从而未充分发挥低频显示模式下低功耗的优点。


技术实现思路

1、本申请提供一种移位寄存器、栅极驱动电路及驱动方法、显示面板,以降低显示装置在低频显示模式下的功耗。

2、第一方面,本申请实施例提供了一种移位寄存器,包括:

3、输入模块,所述输入模块的控制端用于接收第一时钟信号,所述输入模块的多个输入端分别用于接收输入信号、所述第一时钟信号和第一电源信号;

4、控制模块,包括第一开关单元、第二开关单元和储能单元,其中,所述第一开关单元的控制端用于接收第一控制信号,所述第一开关单元的第一端与所述输入模块的第一输出端电连接,所述第一开关单元的第二端分别与所述储能单元的第一端、所述第二开关单元的第二端电连接,所述第二开关单元的控制端用于接收第二控制信号,所述第二开关单元的第一端用于接收第二电源信号,所述储能单元的第二端用于接收第二时钟信号;

5、输出模块,所述输出模块的多个控制端分别与所述第一电源信号、所述输入模块的第一输出端、所述输入模块的第二输出端、所述储能单元的第三端电连接,所述输出模块的多个输入端分别用于接收所述第二时钟信号、所述第一电源信号和所述第二电源信号,所述输出模块的输出端用于输出扫描信号;其中,

6、在保持阶段的第一子阶段,所述第一开关单元用于在所述第一控制信号的控制下断开,所述第二开关单元用于在所述第二控制信号的控制下导通,以使所述储能单元的第一端与所述储能单元的第三端的电平状态保持一致。

7、第二方面,本申请实施例提供了一种栅极驱动电路,包括第一时钟信号线、第二时钟信号线、第一控制信号线、第二控制信号线,以及多个级联的如权利要求1-18所述的移位寄存器;其中,

8、第一级所述移位寄存器中输入模块的输入端用于接收启动信号,各所述移位寄存器中第一开关单元的控制端与所述第一控制信号线电连接,以接收所述第一控制信号;各所述移位寄存器中第二开关单元的控制端与所述第二控制信号线电连接,以接收所述第二控制信号;

9、第i级所述移位寄存器中输入模块的控制端、第一输入端分别与所述第一时钟信号线电连接,以接收所述第一时钟信号;第i级所述移位寄存器中储能单元的第二端、输出模块的第一输入端分别与所述第二时钟信号线电连接,以接收所述第二时钟信号;其中,i为大于1的正整数;

10、第i+1级所述移位寄存器中输入模块的控制端、第一输入端分别与所述第二时钟信号线电连接,以接收所述第二时钟信号;第i级所述移位寄存器中储能单元的第二端、输出模块的第一输入端分别与所述第一时钟信号线电连接,以接收所述第一时钟信号;第i+1级所述移位寄存器中输入模块的输入端与第i级所述移位寄存器中输出模块的输出端电连接。

11、第三方面,本申请实施例提供了一种栅极驱动电路的驱动方法,其特征在于,应用于如第二方面所述的栅极驱动电路,所述栅极驱动电路的驱动方法包括数据写入阶段和保持阶段;其中,在所述保持阶段的第一子阶段,控制所述栅极驱动电路的第一开关单元断开,以及控制所述栅极驱动电路的第二开关单元导通,以使所述储能单元的第一端与所述储能单元的第三端的电平状态保持一致。

12、第四方面,本申请实施例提供了一种显示面板,其特征在于,包括如第二方面所述的栅极驱动电路。

13、本申请实施例提供的移位寄存器、栅极驱动电路及驱动方法、显示面板,其中,移位寄存器包括输入模块、控制模块和输出模块,控制模块包括第一开关单元、第二开关单元和储能单元,第一开关单元的控制端用于接收第一控制信号,第一开关单元的第一端与输入模块的第一输出端电连接,第一开关单元的第二端分别与储能单元的第一端、第二开关单元的第二端电连接,第二开关单元的控制端用于接收第二控制信号,第二开关单元的第一端用于接收第二电源信号,储能单元的第二端用于接收第二时钟信号;在保持阶段的第一子阶段,第一开关单元在第一控制信号的控制下断开,第二开关单元在第二控制信号的控制下导通,以使储能单元的第一端与储能单元的第三端的电平状态保持一致,从而能够控制储能单元在第一子阶段不会充电和放电,避免因充放电产生的功耗,对于保持阶段时间较长的显示面板,可以通过设置第一子阶段的时间,较大程度地降低显示面板的功耗,提升显示面板的显示性能。

本文档来自技高网...

【技术保护点】

1.一种移位寄存器,其特征在于,包括:

2.根据权利要求1所述的移位寄存器,其特征在于,在所述保持阶段的第二子阶段,所述第一开关单元用于在所述第一控制信号的控制下导通,所述第二开关单元用于在所述第二控制信号的控制下断开,以使所述储能单元在所述第二时钟信号的控制下,根据所述输入模块的第一输出端输出的控制信号和所述第二电源信号充放电。

3.根据权利要求2所述的移位寄存器,其特征在于,所述第二子阶段的持续时间大于等于所述第一时钟信号具有有效电平的周期。

4.根据权利要求2所述的移位寄存器,其特征在于,所述第一子阶段在所述第二子阶段之前。

5.根据权利要求1所述的移位寄存器,其特征在于,在数据写入阶段,所述第一开关单元用于在所述第一控制信号的控制下导通,所述第二开关单元用于在所述第二控制信号的控制下断开,以使所述储能单元在所述第二时钟信号的控制下,根据所述输入模块的第一输出端输出的控制信号和所述第二电源信号充放电。

6.根据权利要求1所述的移位寄存器,其特征在于,所述第一开关单元包括第一晶体管,所述第一晶体管的控制端用于接收所述第一控制信号,所述第一晶体管的第一端与所述输入模块的第一输出端连接,所述第一晶体管的第二端分别与所述储能单元的第一端、所述第二开关单元的第二端电连接;

7.根据权利要求6所述的移位寄存器,其特征在于,所述第一晶体管为P型晶体管或N型晶体管。

8.根据权利要求6所述的移位寄存器,其特征在于,所述第一开关单元还包括第二晶体管,所述第二晶体管的控制端用于接收所述第一电源信号,所述第二晶体管的第一端分别与所述第二开关单元的第二端、所述第一晶体管的第二端电连接,所述第二晶体管的第二端与所述储能单元的第一端电连接。

9.根据权利要求1所述的移位寄存器,其特征在于,第二开关单元包括第三晶体管,所述第三晶体管的控制端用于接收所述第二控制信号,所述第三晶体管的第一端用于接收所述第二时钟信号,所述第三晶体管的第二端分别与所述第一开关单元的第二端、所述储能单元的第一端电连接;

10.根据权利要求9所述的移位寄存器,其特征在于,所述第三晶体管为P型晶体管或N型晶体管。

11.根据权利要求1所述的移位寄存器,其特征在于,所述储能单元包括第一电容、第四晶体管、第五晶体管,其中,所述第一电容的第一端分别与所述第一开关单元的第二端、所述第二开关单元的第二端、所述第四晶体管的控制端电连接,所述第一电容的第二端分别与所述第四晶体管的第一端、所述第五晶体管的第一端电连接,所述第四晶体管的第二端与所述第五晶体管的控制端连接,所述第五晶体管的控制端用于接收所述第二时钟信号,所述第五晶体管的第二端与所述输出模块的控制端电连接。

12.根据权利要求1所述的移位寄存器,其特征在于,所述输出模块包括第六晶体管、第七晶体管、第八晶体管、第九晶体管和第二电容;其中,

13.根据权利要求12所述的移位寄存器,其特征在于,所述输出模块还包括第十晶体管、第十一晶体管和第三电容;其中,所述第十晶体管的控制端与所述输入模块的第二输出端电连接,所述第十晶体管的第一端用于接收所述第二电源信号,所述第十晶体管的第二端分别与所述第十一晶体管的第一端、所述第三电容的第二端电连接,所述第十一晶体管的控制端分别与所述第七晶体管的第二端、所述第三电容的第一端电连接,所述第十一晶体管的第二端用于接收所述第二时钟信号。

14.根据权利要求12所述的移位寄存器,其特征在于,所述输出模块还包括第四电容,所述第四电容的第一端与所述第九晶体管的控制端电连接,所述第四电容的第二端与所述第九晶体管的第一端电连接。

15.根据权利要求12所述的移位寄存器,其特征在于,所述移位寄存器还包括:

16.根据权利要求15所述的移位寄存器,其特征在于,所述调节模块包括第十二晶体管、第十三晶体管和第十四晶体管,其中,所述第十二晶体管的控制端用于接收所述第一时钟信号,所述第十二晶体管的第一端与所述第十三晶体管的第一端电连接,所述第十二晶体管的第二端用于接收所述输入信号,所述第十三晶体管的控制端用于接收所述第一电源信号,所述第十三晶体管的第二端分别与所述第十四晶体管的控制端、第一端电连接,所述第十四晶体管的第二端与所述第九晶体管的控制端电连接。

17.根据权利要求16所述的移位寄存器,其特征在于,所述输出模块还包括第十五晶体管、第十六晶体管和第五电容;其中,所述第十五晶体管的控制端与所述输入模块的第二输出端电连接,所述第十五晶体管的第一端用于接收所述第二电源信号,所述第十五晶体管的第二端分别与所述第十六晶体管的第二端、所述第五电...

【技术特征摘要】

1.一种移位寄存器,其特征在于,包括:

2.根据权利要求1所述的移位寄存器,其特征在于,在所述保持阶段的第二子阶段,所述第一开关单元用于在所述第一控制信号的控制下导通,所述第二开关单元用于在所述第二控制信号的控制下断开,以使所述储能单元在所述第二时钟信号的控制下,根据所述输入模块的第一输出端输出的控制信号和所述第二电源信号充放电。

3.根据权利要求2所述的移位寄存器,其特征在于,所述第二子阶段的持续时间大于等于所述第一时钟信号具有有效电平的周期。

4.根据权利要求2所述的移位寄存器,其特征在于,所述第一子阶段在所述第二子阶段之前。

5.根据权利要求1所述的移位寄存器,其特征在于,在数据写入阶段,所述第一开关单元用于在所述第一控制信号的控制下导通,所述第二开关单元用于在所述第二控制信号的控制下断开,以使所述储能单元在所述第二时钟信号的控制下,根据所述输入模块的第一输出端输出的控制信号和所述第二电源信号充放电。

6.根据权利要求1所述的移位寄存器,其特征在于,所述第一开关单元包括第一晶体管,所述第一晶体管的控制端用于接收所述第一控制信号,所述第一晶体管的第一端与所述输入模块的第一输出端连接,所述第一晶体管的第二端分别与所述储能单元的第一端、所述第二开关单元的第二端电连接;

7.根据权利要求6所述的移位寄存器,其特征在于,所述第一晶体管为p型晶体管或n型晶体管。

8.根据权利要求6所述的移位寄存器,其特征在于,所述第一开关单元还包括第二晶体管,所述第二晶体管的控制端用于接收所述第一电源信号,所述第二晶体管的第一端分别与所述第二开关单元的第二端、所述第一晶体管的第二端电连接,所述第二晶体管的第二端与所述储能单元的第一端电连接。

9.根据权利要求1所述的移位寄存器,其特征在于,第二开关单元包括第三晶体管,所述第三晶体管的控制端用于接收所述第二控制信号,所述第三晶体管的第一端用于接收所述第二时钟信号,所述第三晶体管的第二端分别与所述第一开关单元的第二端、所述储能单元的第一端电连接;

10.根据权利要求9所述的移位寄存器,其特征在于,所述第三晶体管为p型晶体管或n型晶体管。

11.根据权利要求1所述的移位寄存器,其特征在于,所述储能单元包括第一电容、第四晶体管、第五晶体管,其中,所述第一电容的第一端分别与所述第一开关单元的第二端、所述第二开关单元的第二端、所述第四晶体管的控制端电连接,所述第一电容的第二端分别与所述第四晶体管的第一端、所述第五晶体管的第一端电连接,所述第四晶体管的第二端与所述第五晶体管的控制端连接,所述第五晶体管的控制端用于接收所述第二时钟信号,所述第五晶体管的第二端与所述输出模块的控制端电连接。

12.根据权利要求1所述的移位寄存器,其特征在于,所述输出模块包括第六晶体管、第七晶体管、第八晶体管、第九晶体管和第二电容;其中,

13.根据权利要求12所述的移位寄存器,其特征在于,所述输出模块还包括第十晶体管、第十一晶体管和第三电容;其中,所述第十晶体管的控制端与所述输入模块的第二输出端电连接,所述第十晶体管的第一端用于...

【专利技术属性】
技术研发人员:张蒙蒙
申请(专利权)人:武汉天马微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1