System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 用于多相多级编码的时钟和数据恢复制造技术_技高网

用于多相多级编码的时钟和数据恢复制造技术

技术编号:40994528 阅读:2 留言:0更新日期:2024-04-18 21:35
一种装置具有多个多级比较电路、多个第一级时钟恢复电路、和第二级时钟恢复电路,每个多级比较电路耦合到三线通信链路中的一对线。每个多级比较电路提供多位信号作为输出。每个第一级时钟恢复电路包括:多个第一级触发器,该多个第一级触发器由从该多级比较电路中的一者接收到的多位信号中的转变进行时钟控制;和第一延迟电路,该第一延迟电路延迟该每个第一级时钟恢复电路的输出以提供重置该每个第一级时钟恢复电路的第一重置信号。该第二级时钟恢复电路包括:第二级触发器,该第二级触发器由该多个第一级时钟恢复电路的该输出中的转变进行时钟控制;和第二延迟电路,该第二延迟电路延迟该第二级时钟恢复电路的输出以将第二重置信号提供给该第二级触发器。

【技术实现步骤摘要】
【国外来华专利技术】

本公开整体涉及高速数据通信接口,并且更具体地涉及改善多线多相数据通信链路上的数据吞吐量。


技术介绍

1、移动设备诸如蜂窝电话的制造商可从各种来源(包括不同制造商)获得移动设备的部件。例如,蜂窝电话中的应用处理器可从第一制造商获得,而成像设备或相机可从第二制造商获得并且显示控制器可从第三制造商获得。应用处理器、成像设备、显示控制器或其他类型的设备可使用基于标准的或专有物理接口互连。在一个示例中,可使用由移动行业处理器接口(mipi)联盟定义的相机串行接口(csi)来连接成像设备。在另一个示例中,显示控制器可包括符合由移动行业处理器接口(mipi)联盟规定的显示器串行接口(dsi)标准的接口。

2、由mipi联盟定义的多相三线(c-phy)接口使用导体的三元组在设备之间传输信息。在通过c-phy接口传输符号期间,三条线中的每条线可处于三种信令状态中的一种信令状态。时钟信息被编码于在c-phy接口上传输的符号序列中,并且接收器利用连续符号之间的转变生成时钟信号。c-phy接口的最大速度以及时钟和数据恢复(cdr)电路恢复时钟信息的能力可能受到与在通信链路的不同线上传输的信号的转变有关的最大时间变化的限制,随着对增大的数据吞吐量的需求持续增加,这可能限制由c-phy接口提供的数据吞吐量。


技术实现思路

1、本公开的某些方面涉及通过改进的时钟恢复和生成技术来实现多线和/或多相通信链路上的改进通信的系统、方法和装置。在一些方面,通过最小化掩蔽延迟来改善数据吞吐量,该延迟用于防止来自在携带使用3相编码与脉冲振幅调制(pam)的组合编码的符号的三线链路上传输的两个符号之间的单个边界处的多次转变产生不利影响。通信链路可部署在诸如具有多个集成电路(ic)设备的移动终端的装置中。

2、在本公开的一个方面,一种数据通信装置具有:多个多级比较电路,每个多级比较电路耦合到三线通信链路中的一对线;多个第一级时钟恢复电路,每个第一级时钟恢复电路包括:多个第一级触发器,该多个第一级触发器由从多个多级比较电路中的一个多级比较电路接收到的多位信号中的转变进行时钟控制;和第一延迟电路,该第一延迟电路延迟每个第一级时钟恢复电路的输出以提供重置每个第一级时钟恢复电路的第一重置信号;和第二级时钟恢复电路,该第二级时钟恢复电路包括:第二级触发器,该第二级触发器由多个第一级时钟恢复电路的输出中的转变进行时钟控制;和第二延迟电路,该第二延迟电路延迟第二级时钟恢复电路的输出以将第二重置信号提供给第二级触发器。

3、在本公开的一个方面,一种数据通信装置包括:用于比较多个多级比较电路的三线通信链路中的线对的信令状态的构件,该构件包括被配置为提供多位信号作为输出;用于从三线通信链路恢复第一级时钟信号的构件,该构件包括多个第一级触发器,每个第一级触发器由从多个第一级比较电路中的一个多级比较电路接收到的多位信号中的转变进行时钟控制,并且还在多个第一级时钟恢复电路中的每个第一级时钟恢复电路中包括第一延迟电路,该第一延迟电路被配置为提供重置每个第一级时钟恢复电路的第一重置信号;以及用于恢复第二级时钟信号的构件,该构件包括第二级时钟恢复电路,该第二级时钟恢复电路包括第二级触发器,该第二级触发器由多个第一级时钟恢复电路提供的输出中的转变进行时钟控制,并且该第二级时钟恢复电路还包括第二延迟电路,该第二延迟电路被配置为延迟第二级时钟恢复电路的作为第二重置信号提供给第二级触发器的输出。

4、在本公开的一个方面,一种用于配置时钟恢复电路的方法包括:将多个多级比较电路中的每个多级比较电路耦合到三线通信链路中的一对线;将多个第一级时钟恢复电路中的每一者中的多个第一级触发器配置为由从多个多级比较电路中的一个多级比较电路接收到的多位信号中的转变进行时钟控制;将第一延迟电路配置在每个第一级时钟恢复电路中以提供重置每个第一级时钟恢复电路的第一重置信号;将第二级时钟恢复电路中的第二级触发器配置为由多个第一级时钟恢复电路的输出中的转变进行时钟控制;以及将第二延迟电路配置在第二级时钟恢复电路中以延迟第二级时钟恢复电路的将第二重置信号提供给第二级触发器的输出。

5、在本公开的一个方面,公开了一种存储计算机可执行代码的非暂态处理器可读介质。该处理器可读介质维护被配置为使得计算机执行以下操作的数据和指令:将多个多级比较电路中的每个多级比较电路耦合到三线通信链路中的一对线;将多个第一级时钟恢复电路中的每一者中的多个第一级触发器配置为由从多个多级比较电路中的一个多级比较电路接收到的多位信号中的转变进行时钟控制;将第一延迟电路配置在每个第一级时钟恢复电路中以提供重置每个第一级时钟恢复电路的第一重置信号;将第二级时钟恢复电路中的第二级触发器配置为由多个第一级时钟恢复电路的输出中的转变进行时钟控制;以及将第二延迟电路配置在第二级时钟恢复电路中以延迟第二级时钟恢复电路的将第二重置信号提供给第二级触发器的输出。

6、在一些方面,数据通信装置包括具有第一多个多位寄存器的数据恢复电路。第一多个多位寄存器中的每个多位寄存器可接收由多个多级比较电路中的一者输出的相关联多位信号,并且可由也接收该相关联多位信号的对应第一级时钟恢复电路的输出进行时钟控制。多个多位寄存器中的每一者可具有通过对应第一级时钟恢复电路的输出进行时钟控制的三个触发器。数据恢复电路还可包括多个第一延迟元件,每个第一延迟元件被配置为将第一级时钟恢复电路的输出耦合到第一多个多位寄存器。数据恢复电路还可包括第二多个多位寄存器。第二多个多位寄存器中的每个多位寄存器可接收第一多个多位寄存器中的一者的输出作为输入。数据恢复电路还可包括被配置为将第二级时钟恢复电路的输出耦合到第二多个多位寄存器中的每一者的第二延迟元件。第一多个多位寄存器中的每个多位寄存器可由对应第一级时钟恢复电路中的多个第一级触发器中的一者的输出进行时钟控制。

7、在一些方面,第一重置信号耦合到多个第一级触发器中的每一者的重置输入。

8、在一些方面,每个第一级时钟恢复电路还包括由每个第一级时钟恢复电路中的多个第一级触发器的一个或多个输出中的转变进行时钟控制的输出触发器。第一重置信号可耦合到输出触发器的重置输入。每个第一级时钟恢复电路中的多个第一级触发器中的每一者可由其自己的输出进行重置。

9、在一些方面,第一延迟电路配置有延迟持续时间,该延迟持续时间对应于多位信号中的首次发生的转变与最后发生的转变之间的最大预期时间差。

10、在一些方面,第二延迟电路配置有延迟持续时间,该延迟持续时间对应于由多个多级比较电路输出的第一转变多位信号中的首次发生的转变与由多个多级比较电路输出的最后一个转变多位信号中的首次发生的转变之间的最大预期时间差。

本文档来自技高网...

【技术保护点】

1.一种时钟恢复装置,所述时钟恢复装置包括:

2.根据权利要求1所述的装置,所述装置还包括:

3.根据权利要求2所述的装置,其中所述多个多位寄存器中的每一者包括由所述对应第一级时钟恢复电路的所述输出进行时钟控制的三个触发器。

4.根据权利要求2所述的装置,其中所述数据恢复电路还包括:

5.根据权利要求2所述的装置,其中所述数据恢复电路还包括:

6.根据权利要求5所述的装置,所述装置还包括:

7.根据权利要求1所述的装置,其中所述第一重置信号耦合到所述多个第一级触发器中的每一者的重置输入。

8.根据权利要求1所述的装置,其中每个第一级时钟恢复电路还包括:

9.根据权利要求1所述的装置,其中所述第一延迟电路配置有延迟持续时间,所述延迟持续时间对应于所述多位信号中的首次发生的转变与最后发生的转变之间的最大预期时间差。

10.根据权利要求1所述的装置,其中所述第二延迟电路配置有延迟持续时间,所述延迟持续时间对应于由所述多个多级比较电路输出的第一转变多位信号中的首次发生的转变与由所述多个多级比较电路输出的最后一个转变多位信号中的首次发生的转变之间的最大预期时间差。

11.一种装置,所述装置包括:

12.根据权利要求11所述的装置,所述装置还包括:

13.根据权利要求12所述的装置,其中所述多个多位寄存器中的每一者包括由所述对应第一级时钟恢复电路的所述输出进行时钟控制的三个触发器。

14.根据权利要求12所述的装置,其中所述数据恢复电路还包括:

15.根据权利要求12所述的装置,其中所述数据恢复电路还包括:

16.根据权利要求15所述的装置,其中所述数据恢复电路还包括:

17.根据权利要求11所述的装置,其中所述第一重置信号耦合到所述多个第一级触发器中的每一者的重置输入。

18.根据权利要求11所述的装置,其中每个第一级时钟恢复电路包括:

19.根据权利要求11所述的装置,其中所述第一延迟电路配置有延迟持续时间,所述延迟持续时间对应于所述多位信号中的首次发生的转变与最后发生的转变之间的最大预期时间差。

20.根据权利要求11所述的装置,其中所述第二延迟电路配置有延迟持续时间,所述延迟持续时间对应于由所述多个多级比较电路输出的第一转变多位信号中的首次发生的转变与由所述多个多级比较电路输出的最后一个转变多位信号中的首次发生的转变之间的最大预期时间差。

21.一种用于配置时钟恢复电路的方法,所述方法包括:

22.根据权利要求21所述的方法,所述方法还包括:

23.根据权利要求22所述的方法,其中所述多个多位寄存器中的每一者包括由所述对应第一级时钟恢复电路的所述输出进行时钟控制的三个触发器。

24.根据权利要求22所述的方法,所述方法还包括:

25.根据权利要求22所述的方法,所述方法还包括:

26.根据权利要求25所述的方法,所述方法还包括:

27.根据权利要求21所述的方法,其中所述第一重置信号耦合到所述多个第一级触发器中的每一者的重置输入。

28.根据权利要求21所述的方法,所述方法还包括:

29.根据权利要求21所述的方法,其中所述第一延迟电路配置有延迟持续时间,所述延迟持续时间对应于所述多位信号中的首次发生的转变与最后发生的转变之间的最大预期时间差。

30.根据权利要求21所述的方法,其中所述第二延迟电路配置有延迟持续时间,所述延迟持续时间对应于由所述多个多级比较电路输出的第一转变多位信号中的首次发生的转变与由所述多个多级比较电路输出的最后一个转变多位信号中的首次发生的转变之间的最大预期时间差。

...

【技术特征摘要】
【国外来华专利技术】

1.一种时钟恢复装置,所述时钟恢复装置包括:

2.根据权利要求1所述的装置,所述装置还包括:

3.根据权利要求2所述的装置,其中所述多个多位寄存器中的每一者包括由所述对应第一级时钟恢复电路的所述输出进行时钟控制的三个触发器。

4.根据权利要求2所述的装置,其中所述数据恢复电路还包括:

5.根据权利要求2所述的装置,其中所述数据恢复电路还包括:

6.根据权利要求5所述的装置,所述装置还包括:

7.根据权利要求1所述的装置,其中所述第一重置信号耦合到所述多个第一级触发器中的每一者的重置输入。

8.根据权利要求1所述的装置,其中每个第一级时钟恢复电路还包括:

9.根据权利要求1所述的装置,其中所述第一延迟电路配置有延迟持续时间,所述延迟持续时间对应于所述多位信号中的首次发生的转变与最后发生的转变之间的最大预期时间差。

10.根据权利要求1所述的装置,其中所述第二延迟电路配置有延迟持续时间,所述延迟持续时间对应于由所述多个多级比较电路输出的第一转变多位信号中的首次发生的转变与由所述多个多级比较电路输出的最后一个转变多位信号中的首次发生的转变之间的最大预期时间差。

11.一种装置,所述装置包括:

12.根据权利要求11所述的装置,所述装置还包括:

13.根据权利要求12所述的装置,其中所述多个多位寄存器中的每一者包括由所述对应第一级时钟恢复电路的所述输出进行时钟控制的三个触发器。

14.根据权利要求12所述的装置,其中所述数据恢复电路还包括:

15.根据权利要求12所述的装置,其中所述数据恢复电路还包括:

16.根据权利要求15所述的装置,其中所述数据恢复电路还包括:

17.根据权利要求11所述的装置,其中所述第一重置信号耦合到所述多个第...

【专利技术属性】
技术研发人员:李哲圭J·C·李G·A·威利
申请(专利权)人:高通股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1