一种基于SoC的高速扫描电路及宽带数字接收机制造技术

技术编号:40920106 阅读:17 留言:0更新日期:2024-04-18 14:45
本发明专利技术公开了一种基于SoC的高速扫描电路及宽带数字接收机,该电路包括:射频前端、数字滤波模块、路由选择模块、二路等长的高速缓冲、二选一开关、流水线FFT、高速存储、中断控制器、CPU;本发明专利技术通过高速扫描电路及宽带数字接收机,提高了数字宽带接收机的扫描速度,适用于无线电信号侦察的频段扫描处理过程,满足数字接收机的高速扫描需求。通过上述电路及特殊控制步骤,电路能满足300G/S的扫描需求,系统能够实现100G/S的扫描速度,同时还满足了捕获跳频信号的需求。

【技术实现步骤摘要】

本专利技术涉及数字信号处理领域,尤其涉及一种基于soc的高速扫描电路及宽带数字接收机。


技术介绍

1、目前接收机按其功能主要分为通信接收机和电子战接收机。通信接收机主要用于恢复合作发射机的信号,要求信号的连续性。与此相反,电子战接收机用于侦察非合作信号,测定信号的特征,并利用这些信息来判断信号的类型。宽带数字接收机带宽有限,主要是通过扫描的方法获取整个电磁频段的信息。为了迅速获取全频段的电磁信号,特别是跳频信号和时短信号,希望扫描的速度尽可能快、频谱的分辨率尽可能细、处理机的信号处理能力尽可能强、数据吞吐量尽可能大。

2、现阶段主流通侦宽带数字接收机采用cpu+fpga的体系结构,cpu和fpga通过pcie连接,cpu负责控制及低速信号处理,fpga负责高速数字信号处理,cpu与fpga相对独立。扫描方法为cpu控制模块,在频段范围内,使用最大滤波带宽(40m或80m),按频点从低到高逐帧扫描;或射频由fpga桥接控制,扫描时由fpga自行控制。扫描速度介于5g/s-60g/s之间,受制于fpga(asic)与cpu(dsp信号处理器)间的通本文档来自技高网...

【技术保护点】

1.一种基于SoC的高速扫描电路,其特征在于,该电路包括:射频前端、数字滤波模块、路由选择模块、二路等长的高速缓冲、二选一开关、流水线FFT、高速存储、中断控制器、CPU;

2.根据权利要求1所述的一种基于SoC的高速扫描电路,其特征在于:所述二路等长的高速缓冲同时工作,一路发送当前频段信号,一路接收下一频段信号。

3.根据权利要求1所述的一种基于SoC的高速扫描电路,其特征在于:输入信号进入射频前端后,输出中频信号,经过数字化后通过数字滤波模块进行滤波,通过路由选择模块进入空闲的高速缓冲暂存;待高速缓冲获得处理数据后,关断路由选择模块的数据输入,经过固定延时后,...

【技术特征摘要】

1.一种基于soc的高速扫描电路,其特征在于,该电路包括:射频前端、数字滤波模块、路由选择模块、二路等长的高速缓冲、二选一开关、流水线fft、高速存储、中断控制器、cpu;

2.根据权利要求1所述的一种基于soc的高速扫描电路,其特征在于:所述二路等长的高速缓冲同时工作,一路发送当前频段信号,一路接收下一频段信号。

3.根据权利要求1所述的一种基于soc的高速扫描电路,其特征在于:输入信号进入射频前端后,输出中频信号,经过数字化后通过数字滤波模块进行滤波,通过路由选择模块进入空闲的高速缓冲暂存;待高速缓冲获得处理数据后,关断路由选择模块的数据输入,经过固定延时后,切换路由数据至另一空闲高速缓冲,产生溢出的高速缓冲的数据通过二选一开关进入流水线fft,进行实时fft变换处理转换为频谱数据进入高速存储保存;cpu通过中断控制器获取高速缓冲的溢出信号,从高速存储获取处理后的频谱数据。

4.根据权利要求1所述的一种基于soc的高速扫描电路,其特征在于:所述整体控制由cpu统一完...

【专利技术属性】
技术研发人员:张越苟英钜罗选斌
申请(专利权)人:成都玖锦科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1