【技术实现步骤摘要】
本申请属于图像处理,特别是涉及一种图像处理的硬件电路实现方法、设备及集成电路。
技术介绍
1、在图像处理过程中,经常需要涉及到按块处理,比如滤波、插值等操作,通常需要按3x3、5x5、7x7等模板大小对图像中的数据进行遍历处理,而isp流水线中,图像数据是按行光栅扫描输入的,因此需要行缓存模块实现按块的方式(如3x3/5x5/7x7)取数据。
2、由于需要按块取数据,因此,在进行并行处理时,通常需要使用多个随机存取存储器(random access memory,ram)构成缓存结构,从而向不同的处理模块提供原始图像数据;但是每个ram均需要有对应的读/写控制电路,导致面积消耗较大。此外,当前后级不同处理模块的行缓存之间存在数据复用的需求,且后级处理模块的数据依赖于前级处理模块的数据输出时,每级均要n行的行缓存模块(n为取数模板边长),对ram的消耗比较大。
技术实现思路
1、有鉴于此,本申请实施例提供了一种图像处理的硬件电路实现方法、设备及集成电路,用以并行进行图像信号处理的
...【技术保护点】
1.一种图像处理的硬件电路实现方法,其特征在于,应用于图像信号处理装置,所述图像信号处理装置包括第一缓存器、第二缓存器、第一处理模块和第二处理模块,所述第一处理模块和所述第二处理模块的算子行数相同,所述方法包括:
2.如权利要求1所述的方法,其特征在于,所述第一缓存器包括的多个缓存行的数量为n+m-1,n为进行图像信号处理时所使用的模板的边长,m为所述图像信号处理装置中处理模块的数量。
3.如权利要求2所述的方法,其特征在于,所述根据所述第一缓存器中存储的数据,确定所述第一处理模块的第一输入数据,包括:
4.如权利要求3所述的方法,
...【技术特征摘要】
1.一种图像处理的硬件电路实现方法,其特征在于,应用于图像信号处理装置,所述图像信号处理装置包括第一缓存器、第二缓存器、第一处理模块和第二处理模块,所述第一处理模块和所述第二处理模块的算子行数相同,所述方法包括:
2.如权利要求1所述的方法,其特征在于,所述第一缓存器包括的多个缓存行的数量为n+m-1,n为进行图像信号处理时所使用的模板的边长,m为所述图像信号处理装置中处理模块的数量。
3.如权利要求2所述的方法,其特征在于,所述根据所述第一缓存器中存储的数据,确定所述第一处理模块的第一输入数据,包括:
4.如权利要求3所述的方法,其特征在于,所述从所述第一缓存器中存储的数据中,确定所述第二处理模块的第二输入数据,包括:
5.如权利要求3所述的方法,其特征在于,所述方法还包括:
6.如权利要求2所述的方法,其特征在于,所述基于所述第一...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。