System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种时钟信号处理系统、方法、装置及服务器制造方法及图纸_技高网

一种时钟信号处理系统、方法、装置及服务器制造方法及图纸

技术编号:40629256 阅读:4 留言:0更新日期:2024-03-13 21:15
本发明专利技术涉及计算机技术领域,公开了一种时钟信号处理系统、方法、装置及服务器,该系统包括:超频模块、非超频模块和信号处理器;超频模块用于产生超频时钟信号,并将超频时钟信号发送至信号处理器;非超频模块用于产生非超频时钟信号,并将非超频时钟信号发送至信号处理器;信号处理器用于根据服务器的当前业务信息,选择将超频时钟信号或非超频时钟信号作为目标时钟信号,并通过输出端将目标时钟信号发送至时钟信号接收端。上述方案提供的系统,通过在系统中同时设置超频模块和非超频模块,基于信号处理器按照服务器的当前业务信息,实现超频时钟信号和非超频时钟信号的切换和输出,以使该系统兼容超频和非超频两种工作模式,满足了用户的需求。

【技术实现步骤摘要】

本申请涉及计算机,尤其涉及一种时钟信号处理系统、方法、装置及服务器


技术介绍

1、目前,随着海量数据的产生,服务器已应用于各个领域,在大数据、云计算以及人工智能上层业务发展越来越复杂,服务器单个cpu在应对复杂应用时,为了提升cpu的性能和能效,发展出来了超频和睿频这两种技术。

2、在相关技术中,超频和非超频通常基于两套硬件架构实现,用户可以根据实际需求选择在服务器部署超频架构或非超频架构。

3、但是,随着用户需求的不断改变,部分用户需要一套服务器系统来兼容超频和非超频,然而传统的硬件架构无法实现超频和非超频的兼容。


技术实现思路

1、本申请提供一种时钟信号处理系统、方法、装置及服务器,以解决相关技术无法实现一套系统兼容超频和非超频等缺陷。

2、本申请第一个方面提供一种时钟信号处理系统,包括:超频模块、非超频模块和信号处理器,所述超频模块和非超频模块的输出端均连接信号处理器的输入端;

3、所述超频模块用于产生超频时钟信号,并将所述超频时钟信号发送至所述信号处理器;

4、所述非超频模块用于产生非超频时钟信号,并将所述非超频时钟信号发送至所述信号处理器;

5、所述信号处理器用于根据服务器的当前业务信息,选择将所述超频时钟信号或非超频时钟信号作为目标时钟信号,并通过输出端将所述目标时钟信号发送至时钟信号接收端。

6、在一种可选的实施方式中,所述信号处理器包括超频寄存器;

7、所述超频寄存器用于记录所述服务器的当前业务信息所表征的时钟信号需求,以使所述信号处理器根据所述时钟信号需求,选择将所述超频时钟信号或非超频时钟信号作为目标时钟信号。

8、在一种可选的实施方式中,所述信号处理器,用于:

9、获取所述服务器的当前业务信息;

10、根据所述当前业务信息,确定所述服务器的时钟信号需求;

11、将所述时钟信号需求写入所述超频寄存器。

12、在一种可选的实施方式中,所述信号处理器与所述服务器的cpu之间设有业务信息通信链路;

13、所述信号处理器通过所述业务信息通信链路获取cpu发送的当前业务信息。

14、在一种可选的实施方式中,所述信号处理器与所述服务器的cpu之间的业务信息通信链路通过集成南桥构建;

15、所述集成南桥与所述cpu之间设有dmi链路;

16、所述集成南桥与所述信号处理器之间设有espi链路;

17、所述业务信息通信链路包括所述dmi链路和espi链路。

18、在一种可选的实施方式中,所述时钟信号接收端至少包括服务器的cpu和pcie设备;

19、所述信号处理器的输出端连接所述cpu的输入端和pcie设备的输入端;

20、所述信号处理器用于将所述目标时钟信号扇出至所述cpu的输入端和pcie设备的输入端。

21、在一种可选的实施方式中,所述pcie设备至少包括gpu、网卡和固态硬盘。

22、在一种可选的实施方式中,所述超频模块包括:超频时钟产生器;

23、所述超频时钟产生器用于获取初始时钟信号,对所述初始时钟信号进行倍频处理,得到目标时钟信号,对所述目标时钟信号进行超频处理,得到超频时钟信号,输出所述超频时钟信号,以将所述超频时钟信号发送至所述信号处理器。

24、在一种可选的实施方式中,所述超频模块包括:固件存储器,所述固件存储器与所述超频时钟产生器通过i2c总线连接;

25、所述固件存储器用于存储所述超频时钟产生器的超频固件;

26、所述超频时钟产生器用于在得到所述目标时钟信号后,访问所述固件存储器,以加载所述超频固件,基于所述超频固件将所述超频时钟产生器配置为超频模式,使所述超频时钟产生器在超频模式下对所述目标时钟信号进行超频处理,得到超频时钟信号。

27、在一种可选的实施方式中,所述超频时钟产生器包括:超频锁相环控制器;

28、所述超频锁相环控制器用于对所述超频时钟产生器得到的初始时钟信号进行倍频处理,得到目标时钟信号。

29、在一种可选的实施方式中,所述非超频模块包括:非超频时钟产生器;

30、所述非超频时钟产生器用于获取初始时钟信号,对所述初始时钟信号进行倍频处理,得到目标时钟信号,将所述目标时钟信号作为非超频时钟信号,输出所述非超频时钟信号,以将所述非超频时钟信号发送至所述信号处理器。

31、在一种可选的实施方式中,所述非超频时钟产生器包括:非超频锁相环控制器;

32、所述非超频锁相环控制器用于对所述非超频时钟产生器得到的初始时钟信号进行倍频处理,得到目标时钟信号。

33、在一种可选的实施方式中,所述系统还包括:振晶,所述振晶的输出端连接超频时钟产生器的输入端和非超频时钟产生器的输入端;

34、所述振晶用于产生所述初始时钟信号,以将所述初始时钟信号发送至所述超频时钟产生器和非超频时钟产生器。

35、在一种可选的实施方式中,所述信号处理器包括fpga芯片。

36、本申请第二个方面提供一种时钟信号处理方法,包括:

37、获取服务器的当前业务信息;

38、根据所述当前业务信息,接收超频时钟信号或非超频时钟信号;

39、将所述超频时钟信号或非超频时钟信号作为目标时钟信号;

40、将所述目标时钟信号发送至时钟信号接收端。

41、在一种可选的实施方式中,所述根据所述当前业务信息,接收超频时钟信号或非超频时钟信号,包括:

42、根据所述当前业务信息,确定所述服务器的时钟信号需求;

43、根据所述时钟信号需求,选通目标上行数据链路,以基于所述目标上行数据链路接收超频时钟信号或非超频时钟信号。

44、本申请第三个方面提供一种时钟信号处理装置,包括:

45、获取模块,用于获取服务器的当前业务信息;

46、信号接收模块,用于根据所述当前业务信息,接收超频时钟信号或非超频时钟信号;

47、选择模块,用于将所述超频时钟信号或非超频时钟信号作为目标时钟信号;

48、处理模块,用于将所述目标时钟信号发送至时钟信号接收端。

49、本申请第四个方面提供一种服务器,包括:如上第一个方面以及第一个方面各种可能的设计所述的时钟信号处理系统。

50、本申请第五个方面提供一种电子设备,包括:至少一个处理器和存储器;

51、所述存储器存储计算机执行指令;

52、所述至少一个处理器执行所述存储器存储的计算机执行指令,使得所述至少一个处理器执行如上第一个方面以及第一个方面各种可能的设计所述的时钟信号处理方法。

53、本申请第六个方面提供一种计算机可读存储介质,所述计算机可读存储介质中存储有计算机执行指令,本文档来自技高网...

【技术保护点】

1.一种时钟信号处理系统,其特征在于,包括:超频模块、非超频模块和信号处理器,所述超频模块和非超频模块的输出端均连接信号处理器的输入端;

2.根据权利要求1所述的系统,其特征在于,所述信号处理器包括:超频寄存器;

3.根据权利要求2所述的系统,其特征在于,所述信号处理器,用于:

4.根据权利要求1所述的系统,其特征在于,所述信号处理器与所述服务器的CPU之间设有业务信息通信链路;

5.根据权利要求4所述的系统,其特征在于,所述信号处理器与所述服务器的CPU之间的业务信息通信链路通过集成南桥构建;

6.根据权利要求1所述的系统,其特征在于,所述时钟信号接收端至少包括服务器的CPU和PCIe设备;

7.根据权利要求6所述的系统,其特征在于,所述PCIe设备至少包括GPU、网卡和固态硬盘。

8.根据权利要求1所述的系统,其特征在于,所述超频模块包括:超频时钟产生器;

9.根据权利要求8所述的系统,其特征在于,所述超频模块包括:固件存储器,所述固件存储器与所述超频时钟产生器通过I2C总线连接;

10.根据权利要求8所述的系统,其特征在于,所述超频时钟产生器包括:超频锁相环控制器;

11.根据权利要求1所述的系统,其特征在于,所述非超频模块包括:非超频时钟产生器;

12.根据权利要求11所述的系统,其特征在于,所述非超频时钟产生器包括:非超频锁相环控制器;

13.根据权利要求8或11所述的系统,其特征在于,所述系统还包括:振晶,所述振晶的输出端连接超频时钟产生器的输入端和非超频时钟产生器的输入端;

14.根据权利要求1所述的系统,其特征在于,所述信号处理器包括FPGA芯片。

15.一种时钟信号处理方法,其特征在于,包括:

16.根据权利要求15所述的方法,其特征在于,所述根据所述当前业务信息,接收超频时钟信号或非超频时钟信号,包括:

17.一种时钟信号处理装置,其特征在于,包括:

18.一种服务器,其特征在于,包括如权利要求1至14任一项所述的时钟信号处理系统。

19.一种电子设备,其特征在于,包括:至少一个处理器和存储器;

20.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机执行指令,当处理器执行所述计算机执行指令时,实现如权利要求15或16所述的方法。

...

【技术特征摘要】

1.一种时钟信号处理系统,其特征在于,包括:超频模块、非超频模块和信号处理器,所述超频模块和非超频模块的输出端均连接信号处理器的输入端;

2.根据权利要求1所述的系统,其特征在于,所述信号处理器包括:超频寄存器;

3.根据权利要求2所述的系统,其特征在于,所述信号处理器,用于:

4.根据权利要求1所述的系统,其特征在于,所述信号处理器与所述服务器的cpu之间设有业务信息通信链路;

5.根据权利要求4所述的系统,其特征在于,所述信号处理器与所述服务器的cpu之间的业务信息通信链路通过集成南桥构建;

6.根据权利要求1所述的系统,其特征在于,所述时钟信号接收端至少包括服务器的cpu和pcie设备;

7.根据权利要求6所述的系统,其特征在于,所述pcie设备至少包括gpu、网卡和固态硬盘。

8.根据权利要求1所述的系统,其特征在于,所述超频模块包括:超频时钟产生器;

9.根据权利要求8所述的系统,其特征在于,所述超频模块包括:固件存储器,所述固件存储器与所述超频时钟产生器通过i2c总线连接;

10.根据权利要求8所述的系统,其特征在于,所述超频时钟产...

【专利技术属性】
技术研发人员:王海波葛志华王栋
申请(专利权)人:苏州元脑智能科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1