一种基于FPGA网卡的多队列数据处理方法及装置制造方法及图纸

技术编号:40576723 阅读:18 留言:0更新日期:2024-03-06 17:18
本申请公开了一种基于FPGA网卡的多队列数据处理方法及装置,多队列数据处理方法包括:对接收的数据包进行解析,得到所述数据包的多元组信息;根据所述数据包的多元组信息,确定所述数据包所属队列的第一队列序号;根据所述第一队列序号和预设数量,确定所述队列所属的共享存储区;其中,所述共享存储区为采用时分复用的方式,供预设数量的队列共同使用的RAM存储区;将所述数据包写入所述共享存储区中的第一队列序号的队列。

【技术实现步骤摘要】

本申请涉及通信,特别涉及一种基于fpga网卡的多队列数据处理方法及装置。


技术介绍

1、在现有的fpga网卡的多队列处理中,对fpga片内的ram资源是按块利用,即每个队列占用一块或多块ram资源,每个队列一组读写接口,互相之间独立。

2、独占式ram的队列方式实现简单,无需考虑读写访问冲突的问题,但却需要大量的ram资源,导致能够支持的队列数不多,造成部分ram资源浪费。


技术实现思路

1、有鉴于此,本申请提供一种基于fpga网卡的多队列数据处理方法及装置,以解决目前fpga网卡的独占式ram的队列方式存在的资源浪费的技术问题。

2、第一方面,本申请实施例提供一种基于fpga网卡的多队列数据处理方法,包括:

3、对接收的数据包进行解析,得到所述数据包的多元组信息;

4、根据所述数据包的多元组信息,确定所述数据包所属队列的第一队列序号;

5、根据所述第一队列序号和预设数量,确定所述队列所属的共享存储区;

6、其中,所述共享存储区为采用时分本文档来自技高网...

【技术保护点】

1.一种基于FPGA网卡的多队列数据处理方法,包括:

2.根据权利要求1所述的基于FPGA网卡的多队列数据处理方法,所述对接收的数据包进行解析,得到所述数据包的多元组信息之前,还包括:

3.根据权利要求1所述的基于FPGA网卡的多队列数据处理方法,将所述数据包写入所述共享存储区中的第一队列序号的队列之后,还包括:

4.根据权利要求1所述的基于FPGA网卡的多队列数据处理方法,所述FPGA网卡包括多条链路;所述对接收的数据包进行解析,得到所述数据包的多元组信息之前,所述方法还包括:

5.根据权利要求1所述的基于FPGA网卡的多队列数据处理方法...

【技术特征摘要】

1.一种基于fpga网卡的多队列数据处理方法,包括:

2.根据权利要求1所述的基于fpga网卡的多队列数据处理方法,所述对接收的数据包进行解析,得到所述数据包的多元组信息之前,还包括:

3.根据权利要求1所述的基于fpga网卡的多队列数据处理方法,将所述数据包写入所述共享存储区中的第一队列序号的队列之后,还包括:

4.根据权利要求1所述的基于fpga网卡的多队列数据处理方法,所述fpga网卡包括多条链路;所述对接收的数据包进行解析,得到所述数据包的多元组信息之前,所述方法还包括:

5.根据权利要求1所述的基于fpga网卡的多队列数据处理方法,所述fpga网卡包括多条链路;根据所述第一队列序号和预设数量,确定所述队列所属的共享存储区,...

【专利技术属性】
技术研发人员:王晋军蒋超
申请(专利权)人:联想北京有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1