System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本专利技术涉及高速spi接口扩展,特别是一种基于axi总线实现多路高速spi接口扩展的实现方法。
技术介绍
1、相控阵卫通设备,自动对星控制系统由天线控制单元(acu)及多个组件协助完成,包括天线收发阵面、上下变频模块、imu等组件。其中天线收发阵面的spi接口速率要求40mbps以上,且需要8路以上,目前在市场上还没有成熟处理器,具备多路40mbps以上高速spi接口。
技术实现思路
1、本专利技术的目的旨在至少解决所述技术缺陷之一。
2、为此,本专利技术的一个目的在于提出一种基于axi总线实现多路高速spi接口扩展的实现方法,以解决
技术介绍
中所提到的问题,克服现有技术中存在的不足。
3、为了实现上述目的,本专利技术一方面的实施例提供一种基于axi总线实现多路高速spi接口扩展的实现方法,包括以下步骤:
4、1)、通过axi总线控制pl内部寄存器,进行spi控制参数配置,axi设置gp和hp两个通道;
5、2)、pl再根据参数要求对内部各路spi接口模块进行配置;
6、3)、gp通道针对不同路的外设,分配不通的寄存器空间,hp通道针对不同路的外设,分配不同的数据缓存空间;
7、4)、状态反馈:当pl内部的spin模块接收到数据时,spin控制模块将数据进行缓存处理,并在状态寄存器地址配置好对应哪个接口有数据;
8、5)、参数控制:ps通过axi总线向pl对应的控制寄存器地址,配置各spi模块的工作
9、6)、数据读操作:spin模块从对应的外部设备读取到数据后,将8/16/24/32bit字节调整为32bit,放入对应的数据读地址,由ps通过axi总线读取;
10、7)、数据写操作:ps将要写的数据32bit经axi总线写入pl对应的缓存地址,pl将写入的32bit数据根据外设spi位宽进行调整,包括8/16/24/32bit等,送入spin模块,输出到外部天线阵面。
11、由上述任一方案优选的是,所述步骤3进行状态反馈的同时会触发中断控制模块向ps发送中断,ps接收到中断信号后,首先通过axi总线读取对应的状态寄存器来确认哪个接口有数据,然后在对应接口的数据地址读取数据。
12、由上述任一方案优选的是,所述各spi模块的工作参数包括接口速率、校验位等,pl将接收到的数据在参数控制模块转变为对应的速率,并将其送入各spin模块进行配置。
13、由上述任一方案优选的是,所述gp通道用于参数控制指令的传输,hp通道用于数据的传输,所述hp通道具备dma操作和stream流操作两种方式。
14、由上述任一方案优选的是,所述步骤2)中每个外设默认数据缓存空间64kb。
15、与现有技术相比,本专利技术所具有的优点和有益效果为:
16、1、该基于axi总线实现多路高速spi接口扩展的实现方法,基于soc平台,将axi总线采用中断的方式,进行多路高速spi接口扩展,支持40mbps以上速率,最高可到100mbps,可根据外设速率要求,进行灵活配置,采用gp和hp双通道模式,将控制和数据分开传输,提高系统冗余度。
17、2、该基于axi总线实现多路高速spi接口扩展的实现方法,占用pl内部少量资源即可实现至少8路高速spi接口扩展功能,无需再配置其他的硬件转换芯片,ps端arm软件根据实际的天线阵面编号,通过axi总线控制pl内部寄存器,进行spi控制参数(传输速率、校验、通道等)配置,pl再根据参数要求对内部各路spi接口模块进行配置,从而实现高速spi接口扩展功能,将数据输出到到外部单端转差分芯片,满足在复杂环境下的可靠传输。
本文档来自技高网...【技术保护点】
1.一种基于AXI总线实现多路高速SPI接口扩展的实现方法,其特征在于:包括以下步骤:
2.根据权利要求1所述的一种基于AXI总线实现多路高速SPI接口扩展的实现方法,其特征在于:所述步骤3进行状态反馈的同时会触发中断控制模块向PS发送中断,PS接收到中断信号后,首先通过AXI总线读取对应的状态寄存器来确认哪个接口有数据,然后在对应接口的数据地址读取数据。
3.根据权利要求1所述的一种基于AXI总线实现多路高速SPI接口扩展的实现方法,其特征在于:所述各SPI模块的工作参数包括接口速率、校验位等,PL将接收到的数据在参数控制模块转变为对应的速率,并将其送入各SPIn模块进行配置。
4.根据权利要求1所述的一种基于AXI总线实现多路高速SPI接口扩展的实现方法,其特征在于:所述GP通道用于参数控制指令的传输,HP通道用于数据的传输,所述HP通道具备DMA操作和Stream流操作两种方式。
5.根据权利要求1所述的一种基于AXI总线实现多路高速SPI接口扩展的实现方法,其特征在于:所述步骤2)中每个外设默认数据缓存空间64KB。
【技术特征摘要】
1.一种基于axi总线实现多路高速spi接口扩展的实现方法,其特征在于:包括以下步骤:
2.根据权利要求1所述的一种基于axi总线实现多路高速spi接口扩展的实现方法,其特征在于:所述步骤3进行状态反馈的同时会触发中断控制模块向ps发送中断,ps接收到中断信号后,首先通过axi总线读取对应的状态寄存器来确认哪个接口有数据,然后在对应接口的数据地址读取数据。
3.根据权利要求1所述的一种基于axi总线实现多路高速spi接口扩展的实现方法,其特征在于:所述各spi模块的...
【专利技术属性】
技术研发人员:汤建峰,牛传峰,卫千禧,陈晓洁,张帆,陈著明,王国栋,
申请(专利权)人:深圳市飞思通信技术有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。