System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 扫描电路、显示基板和显示设备制造技术_技高网

扫描电路、显示基板和显示设备制造技术

技术编号:40467628 阅读:5 留言:0更新日期:2024-02-22 23:22
提供一种具有多个级的扫描电路。扫描电路的各级包括被配置为向至少一行子像素提供控制信号的相应扫描单元。各个扫描单元包括输入子电路、第一处理子电路、第二处理子电路和输出子电路,所述输入子电路被配置为接收起始信号或来自前一扫描单元的输出信号。输出子电路包括第一输出晶体管。输入子电路包括依次耦接在输入端子和第一节点之间的第一输入晶体管和第二输入晶体管。第一节点耦接到所述第一输出晶体管的栅极。第一处理子电路包括耦接在所述第一节点和第一参考端子之间的第一开关晶体管和第二开关晶体管。第一参考端子被配置为接收第一参考信号。

【技术实现步骤摘要】
【国外来华专利技术】

本专利技术涉及显示技术,尤其涉及一种扫描电路、显示基板和显示设备


技术介绍

1、有机发光二极管(oled)显示器是当今平板显示器研究领域的热点之一。与使用稳定电压控制亮度的薄膜晶体管-液晶显示器(tft-lcd)不同,oled由需要保持恒定以控制亮度的驱动电流驱动。oled显示面板包括多个像素单元,该多个像素单元配置有呈多行和多列布置的像素驱动电路。每个像素驱动电路包括驱动晶体管,该驱动晶体管具有连接到每行一个栅线的栅极端子和连接到每列一个数据线的漏极端子。当像素单元被选通的行导通时,连接到驱动晶体管的开关晶体管导通,数据电压从数据线经由开关晶体管施加到驱动晶体管,使得驱动晶体管将与数据电压对应的电流输出到oled器件。oled器件被驱动以发出相应亮度的光。


技术实现思路

1、在一个方面,本公开提供一种扫描电路,其包括多个级,其中,扫描电路的各级包括被配置为向至少一行子像素提供控制信号的相应扫描单元;其中,各个扫描单元包括输入子电路、第一处理子电路、第二处理子电路和被配置为从输出端子输出信号的输出子电路,所述输入子电路被配置为从输入端子接收起始信号或来自前一级的前一扫描单元的输出信号;其中,所述输出子电路包括第一输出晶体管;其中,所述输入子电路包括依次耦接在输入端子和第一节点之间的第一输入晶体管和第二输入晶体管;以及所述第一节点耦接到所述第一输出晶体管的栅极;其中,所述第一处理子电路包括耦接在所述第一节点和第一参考端子之间的第一开关晶体管和第二开关晶体管;以及所述第一参考端子被配置为接收第一参考信号。

2、可选地,第一输入晶体管和所述第二输入晶体管的栅极耦接到第一端子,并且被配置为从所述第一端子接收第一时钟信号;以及所述第一输出晶体管的源极耦接到第二端子,并且被配置为从所述第二端子接收第二时钟信号。

3、可选地,第一处理子电路还包括耦接在第二节点和所述第一参考端子之间的第一控制晶体管;所述第一控制晶体管的栅极耦接到所述输入端,并被配置为接收所述起始信号或来自所述前一级的所述前一扫描单元的所述输出信号;所述第一控制晶体管的源极耦接到所述第一参考端子,并且被配置为接收所述第一参考信号;以及所述第一控制晶体管的漏极耦接到所述第二节点,所述第二节点耦接到所述第一开关晶体管的栅极和所述第二开关晶体管的栅极。

4、可选地,第二处理子电路包括耦接在第二节点和第二参考端子之间的第二控制晶体管;所述第二参考端子被配置为接收第二参考信号;以及所述第二控制晶体管的栅极耦接到第三端子,并且被配置为从所述第三端子接收第三时钟信号。

5、可选地,第一处理子电路还包括耦接在第三节点和第二参考端子之间的第三控制晶体管;所述第三控制晶体管的栅极耦接到所述第一节点;所述第三控制晶体管的源极耦接到所述第二参考端子,并且被配置为从所述第二参考端子接收第二参考信号;以及所述第三控制晶体管的漏极耦接到所述第一开关晶体管的漏极和所述第二开关晶体管的源极。

6、可选地,输入子电路还包括耦接在第四节点与第二端子之间的第四控制晶体管;所述第二端子被配置为接收第二时钟信号;所述第四节点耦接至所述第一输入晶体管的漏极和所述第二输入晶体管的源极;所述第四控制晶体管的栅极耦接到所述输出端子,并且被配置为从所述输出端子接收所述输出信号。

7、可选地,输出子电路还包括耦接在所述第一参考端子与所述输出端子之间的第二输出晶体管;以及所述第二输出晶体管的栅极耦接到所述第一开关晶体管的栅极和所述第二开关晶体管的栅极。

8、在另一方面,本公开提供一种显示基板,包括所述扫描电路,其中,所述输出子电路的第一输出晶体管和第二输出晶体管被布置在第一区域中;各个扫描单元的输入晶体管、开关晶体管和控制晶体管被布置在第二区域中;所述各个扫描单元的电容器被布置在第三区域中;以及所述第二区域、所述第一区域和所述第三区域依次布置。

9、可选地,所述显示基板还包括布置在第四区域中的一个或多个时钟信号线;其中,所述第四区域、所述第二区域、所述第一区域和所述第三区域依次布置。

10、可选地,在所述第二区域中,所述第一输入晶体管和所述第二输入晶体管位于所述第一开关晶体管和所述第二开关晶体管靠近一个或多个时钟信号线的一侧;以及所述第一开关晶体管和所述第二开关晶体管位于所述第一输入晶体管和所述第二输入晶体管靠近所述第一输出晶体管和所述第二输出晶体管的一侧。

11、可选地,所述第一输入晶体管、所述第二输入晶体管、所述第一开关晶体管和所述第二开关晶体管集中在中心区域;所述各个扫描单元还包括第一控制晶体管、第二控制晶体管、第三控制晶体管和第四控制晶体管;所述第一控制晶体管和所述第二控制晶体管位于所述中心区域的第一侧;所述第三控制晶体管和所述第四控制晶体管位于所述中心区域的第二侧;以及所述第一侧与所述第二侧是沿着一个或多个时钟信号线的延伸方向相对于所述中心区域相对的两侧。

12、可选地,第二控制晶体管位于所述第一控制晶体管靠近所述一个或多个时钟信号线的一侧,并且所述第一控制晶体管位于所述第二控制晶体管靠近所述第一输出晶体管和所述第二输出晶体管的一侧。

13、可选地,所述显示基板包括半导体材料层;其中,所述半导体材料层包括所述各个扫描单元的一个或多个晶体管的有源层;所述第一输入晶体管的有源层和所述第二输入晶体管的有源层是所述半导体材料层中的第一整体结构的部分;以及所述第一整体结构的至少一部分具有l形形状或i形形状。

14、可选地,第一整体结构还包括第四控制晶体管的有源层。

15、可选地,所述显示基板包括半导体材料层;其中,所述半导体材料层包括所述各个扫描单元的一个或多个晶体管的有源层;所述第一开关晶体管的有源层和所述第二开关晶体管的有源层是所述半导体材料层中的第二整体结构的部分;以及所述第二整体结构的至少一部分具有l形形状或i形形状。

16、可选地,第二整体结构还包括第一控制晶体管的有源层。

17、可选地,第一输出晶体管具有第一占用面积;所述第二输出晶体管具有第二占用面积;所述第一占用面积大于所述第二占用面积;以及所述第一占用面积与所述第二占用面积的比大于或等于1.5:1。

18、可选地,第一输出晶体管的有源层具有第一沟道宽度;所述第二输出晶体管的有源层具有第二沟道宽度;所述第一沟道宽度大于所述第二沟道宽度;以及所述第一沟道宽度与所述第二沟道宽度的比大于或等于1.5:1。

19、可选地,所述显示基板还包括第一参考信号线和第二参考信号线;所述第一参考信号线位于所述第三区域中;所述第二参考信号线位于所述第四区域中;所述各个扫描单元的晶体管位于所述第一参考信号线和所述第二参考信号线之间。

20、在另一方面,本公开提供一种显示设备,包括所述显示基板以及连接到所述显示基板的一个或多个集成电路。

本文档来自技高网...

【技术保护点】

1.一种扫描电路,其包括多个级,其中,扫描电路的各级包括被配置为向至少一行子像素提供控制信号的相应扫描单元;

2.根据权利要求1所述的扫描电路,其中,所述第一输入晶体管和所述第二输入晶体管的栅极耦接到第一端子,并且被配置为从所述第一端子接收第一时钟信号;以及

3.根据权利要求1所述的扫描电路,其中,所述第一处理子电路还包括耦接在第二节点和所述第一参考端子之间的第一控制晶体管;

4.根据权利要求1所述的扫描电路,其中,所述第二处理子电路包括耦接在第二节点和第二参考端子之间的第二控制晶体管;

5.根据权利要求1所述的扫描电路,其中,所述第一处理子电路还包括耦接在第三节点和第二参考端子之间的第三控制晶体管;

6.根据权利要求1所述的扫描电路,其中,所述输入子电路还包括耦接在第四节点与第二端子之间的第四控制晶体管;

7.根据权利要求1所述的扫描电路,其中,所述输出子电路还包括耦接在所述第一参考端子与所述输出端子之间的第二输出晶体管;以及

8.一种显示基板,包括根据权利要求1至7中任一项所述的扫描电路,p>

9.根据权利要求8所述的显示基板,还包括布置在第四区域中的一个或多个时钟信号线;

10.根据权利要求8所述的显示基板,其中,在所述第二区域中,所述第一输入晶体管和所述第二输入晶体管位于所述第一开关晶体管和所述第二开关晶体管靠近一个或多个时钟信号线的一侧;以及

11.根据权利要求8所述的显示基板,其中,所述第一输入晶体管、所述第二输入晶体管、所述第一开关晶体管和所述第二开关晶体管集中在中心区域;

12.根据权利要求11所述的显示基板,其中,所述第二控制晶体管位于所述第一控制晶体管靠近所述一个或多个时钟信号线的一侧,并且

13.根据权利要求8所述的显示基板,包括半导体材料层;

14.根据权利要求13所述的显示基板,其中,所述第一整体结构还包括第四控制晶体管的有源层。

15.根据权利要求8所述的显示基板,包括半导体材料层;

16.根据权利要求15所述的显示基板,其中,所述第二整体结构还包括第一控制晶体管的有源层。

17.根据权利要求8所述的显示基板,其中,所述第一输出晶体管具有第一占用面积;

18.根据权利要求8所述的显示基板,其中,所述第一输出晶体管的有源层具有第一沟道宽度;

19.根据权利要求9所述的显示基板,还包括第一参考信号线和第二参考信号线;

20.一种显示设备,包括根据权利要求8至19中任一项所述的显示基板以及连接到所述显示基板的一个或多个集成电路。

...

【技术特征摘要】
【国外来华专利技术】

1.一种扫描电路,其包括多个级,其中,扫描电路的各级包括被配置为向至少一行子像素提供控制信号的相应扫描单元;

2.根据权利要求1所述的扫描电路,其中,所述第一输入晶体管和所述第二输入晶体管的栅极耦接到第一端子,并且被配置为从所述第一端子接收第一时钟信号;以及

3.根据权利要求1所述的扫描电路,其中,所述第一处理子电路还包括耦接在第二节点和所述第一参考端子之间的第一控制晶体管;

4.根据权利要求1所述的扫描电路,其中,所述第二处理子电路包括耦接在第二节点和第二参考端子之间的第二控制晶体管;

5.根据权利要求1所述的扫描电路,其中,所述第一处理子电路还包括耦接在第三节点和第二参考端子之间的第三控制晶体管;

6.根据权利要求1所述的扫描电路,其中,所述输入子电路还包括耦接在第四节点与第二端子之间的第四控制晶体管;

7.根据权利要求1所述的扫描电路,其中,所述输出子电路还包括耦接在所述第一参考端子与所述输出端子之间的第二输出晶体管;以及

8.一种显示基板,包括根据权利要求1至7中任一项所述的扫描电路,

9.根据权利要求8所述的显示基板,还包括布置在第四区域中的一个或多个时钟信号线;

10.根据权利要求8所述的显示基板,其中,在所述第二区域中...

【专利技术属性】
技术研发人员:卢江楠单真真朱健超商广良姚星
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1