System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 管脚排布方法、管脚阵列结构及电子设备技术_技高网

管脚排布方法、管脚阵列结构及电子设备技术

技术编号:40453688 阅读:4 留言:0更新日期:2024-02-22 23:11
本发明专利技术提供一种管脚排布方法、管脚阵列结构及电子设备,涉及封装设计技术领域,该方法包括:在标记点阵列中确定第1列位于标记点阵列的边缘的第一标记子阵列之后,通过在第一标记子阵列中不同位置处的标记点设置接地管脚、信号管脚以及差分管脚对,获得位于标记点阵列边缘的边缘排布单元。本发明专利技术提供的管脚排布方法、管脚阵列结构及电子设备,能实现边缘排布单元中信号管脚间的完全隔离,能进一步减少了信号管脚间的信号串扰,提升信号质量,同时解决了印制电路板边缘处接地管脚数量不足的缺陷,能提升位于印制电路板边缘处的信号管脚的信号质量,保证高速存储芯片的高性能传输。

【技术实现步骤摘要】

本专利技术涉及封装设计,尤其涉及一种管脚排布方法、管脚阵列结构及电子设备


技术介绍

1、近年来,双倍数据率(double data rate,ddr)存储器、闪存(flash)存储器,ddr5的速率已达6.4gbps,是ddr4的两倍。一方面,随着信号传输速率不断提升,对ddr的信号完整性设计要求随之提高;另一方面,芯片和印刷电路板(printed circuit board,pcb)的布局要求仍然是高密度、低成本以及小型化。

2、然而,随着ddr4、ddr5信号传输速率的提升,信号间串扰增加。要在原有的空间内实现信号的高速传输,必须尽可能保持信号隔离,减少信号间串扰。

3、图1是相关技术中传统的管脚阵列结构的示意图之一。如图1所示,传统的管脚排布方法将12个管脚排布为一个六边形结构,使得接地管脚可以将不同组间的信号管脚完全隔离,有效减小了组间串扰,并保证每一信号管脚周围都有至少3个接地管脚,有效减少了组内信号间的串扰。

4、图2是相关技术中传统的管脚阵列结构的示意图之二。如图2所示,由于印制电路板的形状通常为矩形,上述传统的管脚排布方法在印制电路板边缘的位置会出现信号管脚对应的接地管脚数量不足的情况,导致位于印制电路板边缘处的信号管脚的信号质量存在潜在风险。


技术实现思路

1、本专利技术提供一种管脚排布方法、管脚阵列结构及电子设备,用以解决现有技术中位于印制电路板边缘处的信号管脚的信号质量存在潜在风险的缺陷,实现提升位于印制电路板边缘处的信号管脚的信号质量。

2、本专利技术提供一种管脚排布方法,包括:

3、在标记点阵列中确定第一标记点子阵列,所述第一标记点子阵列包括7行标记点和j列标记点,所述第一标记点子阵列中的第1列位于所述标记点阵列的边缘;

4、在所述第一标记点子阵列中位于第1行第一目标数值列的标记点处以及第7行所述第一目标数值列的标记点处设置接地管脚,在所述第一标记点子阵列中位于第2行第二目标数值列的标记点处以及第6行所述第二目标数值列的标记点处设置信号管脚,在所述第一标记点子阵列中位于第2行第三目标数值列的标记点处以及第6行所述第三目标数值列的标记点处设置接地管脚,在所述第一标记点子阵列中位于第3行第四目标数值列的标记点处以及第5行所述第四目标数值列的标记点处设置接地管脚,在所述第一标记点子阵列中位于第3行第五目标数值列的标记点处以及第5行所述第五目标数值列的标记点处设置信号管脚,在所述第一标记点子阵列中位于第4行第j列的标记点处设置接地管脚,在所述第一标记点子阵列中位于第4行第六目标数值列的标记点处依次设置差分管脚对,获得由所述第一标记点子阵列中各所述接地管脚、各所述信号管脚以及各差分管脚组成的边缘排布单元;

5、其中,所述j的取值范围包括首项为10且公差为4的等差数列中的任一数值;所述第一目标数值包括首项为1、公差为2且末项为j-3的等差数列中的所有数值;所述第二目标数值包括首项为2、公差为4且末项为j-4的等差数列中的所有数值;所述第三目标数值包括首项为4、公差为4且末项为j-2的等差数列中的所有数值;所述第四目标数据包括首项为1、公差为4且末项为j-1的等差数列中的所有数值;所述第五目标数值包括首项为3、公差为4且末项为j-3的等差数列中的所有数值;所述第六目标数值包括首项为2、公差为2且末项为j-2的等差数列中的所有数值。

6、根据本专利技术提供的一种管脚排布方法,还包括:

7、在所述标记点阵列中确定第二标记点子阵列,所述第二标记点子阵列包括7行标记点和i列标记点,所述第二标记点子阵列中的第1列不位于所述标记点阵列的边缘;

8、在所述第二标记点子阵列中位于第1行第七目标数值列的标记点处以及第7行所述第二目标数值列的标记点处设置接地管脚,在所述第二标记点子阵列中位于第2行第八目标数值列的标记点处以及第6行所述第八目标数值列的标记点处设置信号管脚,在所述第二标记点子阵列中位于第2行第九目标数值列的标记点处以及第6行所述第九目标数值列的标记点处设置接地管脚,在所述第二标记点子阵列中位于第3行第十目标数值列的标记点处以及第5行所述第十目标数值列的标记点处设置接地管脚,在所述第二标记点子阵列中位于第3行第十一目标数值列的标记点处以及第5行所述第十一目标数值列的标记点处设置信号管脚,在所述第二标记点子阵列中位于第4行第1列的标记点处以及第4行第i列的标记点处设置接地管脚,在所述第二标记点子阵列中位于第4行第十二目标数值列的标记点处依次设置差分管脚对,获得由所述第二标记点子阵列中各所述接地管脚、各所述信号管脚以及各差分管脚组成的中心排布单元;

9、其中,所述i的取值范围包括首项为11且公差为4的等差数列中的任一数值;所述第七目标数值包括首项为2、公差为2且末项为i-3的等差数列中的所有数值;所述第八目标数值包括首项为3、公差为4且末项为i-4的等差数列中的所有数值;所述第九目标数值包括首项为1、公差为4且末项为i-2的等差数列中的所有数值;所述第十目标数据包括首项为2、公差为4且末项为i-1的等差数列中的所有数值;所述第十一目标数值包括首项为4、公差为4且末项为i-3的等差数列中的所有数值;所述第十二目标数值包括首项为3、公差为2且末项为i-2的等差数列中的所有数值。

10、根据本专利技术提供的一种管脚排布方法,所述获得由所述第一标记点子阵列中各所述接地管脚、各所述信号管脚以及各差分管脚组成的边缘排布单元之后,所述方法还包括:

11、将所述边缘排布单元中位于第1行末尾的接地管脚,确定为所述中心排布单元第4行末尾的接地管脚,将所述边缘排布单元中位于第2行末尾的接点管脚,确定为所述中心排布单元第3行末尾的接地管脚,将所述边缘排布单元中位于第3行末尾的接点管脚,确定为所述中心排布单元第4行末尾的接地管脚,将所述边缘排布单元中位于第4行末尾的接点管脚,确定为所述中心排布单元第1行末尾的接地管脚,依据所述中心排布单元中位于第1行至第4行末尾的四个接地管脚,布设所述中心排布单元,和/或,将所述边缘排布单元中位于第4行末尾的接点管脚,确定为所述中心排布单元第5行末尾的接地管脚,将所述边缘排布单元中位于第5行末尾的接点管脚,确定为所述中心排布单元第6行末尾的接地管脚,将所述边缘排布单元中位于第6行末尾的接点管脚,确定为所述中心排布单元第5行末尾的接地管脚,将所述边缘排布单元中位于第7行末尾的接点管脚,确定为所述中心排布单元第4行末尾的接地管脚,依据所述中心排布单元中位于第4行至第7行末尾的四个接地管脚,布设所述中心排布单元。

12、根据本专利技术提供的一种管脚排布方法,所述获得由所述第二标记点子阵列中各所述接地管脚、各所述信号管脚以及各差分管脚组成的中心排布单元之后,所述方法还包括:

13、将一个中心排布单元中位于第1行的四个接地管脚,依次确定为另一中心排布单元中位于第7行的四个接地管脚,依据所述另一中心排布单元中位于第7行的四个接地管脚,布设所述另一中心排布单元本文档来自技高网...

【技术保护点】

1.一种管脚排布方法,其特征在于,包括:

2.根据权利要求1所述的管脚排布方法,其特征在于,还包括:

3.根据权利要求2所述的管脚排布方法,其特征在于,所述获得由所述第一标记点子阵列中各所述接地管脚、各所述信号管脚以及各差分管脚组成的边缘排布单元之后,所述方法还包括:

4.根据权利要求2所述的管脚排布方法,其特征在于,所述获得由所述第二标记点子阵列中各所述接地管脚、各所述信号管脚以及各差分管脚组成的中心排布单元之后,所述方法还包括:

5.根据权利要求2所述的管脚排布方法,其特征在于,所述获得由所述第二标记点子阵列中各所述接地管脚、各所述信号管脚以及各差分管脚组成的中心排布单元之后,所述方法还包括:

6.根据权利要求2所述的管脚排布方法,其特征在于,所述获得由所述第二标记点子阵列中各所述接地管脚、各所述信号管脚以及各差分管脚组成的中心排布单元之后,所述方法还包括:

7.根据权利要求2所述的管脚排布方法,其特征在于,所述获得由所述第二标记点子阵列中各所述接地管脚、各所述信号管脚以及各差分管脚组成的中心排布单元之后,所述方法还包括:

8.一种管脚阵列结构,其特征在于,包括:印制电路板以及设置于所述印制电路板上的边缘排布单元;所述边缘排布单元由信号管脚、接地管脚和差分管脚对组成;所述边缘排布单元是基于如权利要求1所述的管脚排布方法在所述印制电路板上排布得到的。

9.根据权利要求8所述的管脚阵列结构,其特征在于,还包括:设置于所述印制电路板上的中心排布单元;所述中心排布单元由信号管脚、节点管脚和差分管脚对组成;所述中心排布单元是基于如权利要求2所述的管脚排布方法在所述印制电路板上排布得到的。

10.一种电子设备,其特征在于,包括:如权利要求8或9所述的管脚阵列结构。

...

【技术特征摘要】

1.一种管脚排布方法,其特征在于,包括:

2.根据权利要求1所述的管脚排布方法,其特征在于,还包括:

3.根据权利要求2所述的管脚排布方法,其特征在于,所述获得由所述第一标记点子阵列中各所述接地管脚、各所述信号管脚以及各差分管脚组成的边缘排布单元之后,所述方法还包括:

4.根据权利要求2所述的管脚排布方法,其特征在于,所述获得由所述第二标记点子阵列中各所述接地管脚、各所述信号管脚以及各差分管脚组成的中心排布单元之后,所述方法还包括:

5.根据权利要求2所述的管脚排布方法,其特征在于,所述获得由所述第二标记点子阵列中各所述接地管脚、各所述信号管脚以及各差分管脚组成的中心排布单元之后,所述方法还包括:

6.根据权利要求2所述的管脚排布方法,其特征在于,所述获得由所述第二标记点子阵列中各所述接地管脚、各所述信号管脚以及各差分管脚组...

【专利技术属性】
技术研发人员:梁磊
申请(专利权)人:苏州元脑智能科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1