片上系统的验证方法、装置、系统及电子设备制造方法及图纸

技术编号:40427728 阅读:22 留言:0更新日期:2024-02-20 22:48
本发明专利技术提出一种片上系统的验证方法、装置、系统及电子设备,涉及芯片验证领域。本发明专利技术提出的片上系统的验证方法,应用于片上系统的中央处理器,包括:接收验证环境发送的芯片复位释放信号和待验证信息;响应于芯片复位释放信号,根据待验证信息完成初始化配置;根据待验证信息在片上系统的内存中分配协同验证空间;以及,根据验证需求和待验证信息生成协同验证信息;将协同验证信息以及用于触发验证环境进行协同验证的第一协同信号写入协同验证空间,以触发验证环境进行协同验证。本发明专利技术通过在内存中写入协同信号的方式实现协同工作,中央处理器和验证环境对协同信号的写入和监控操作便利;利用验证环境进行复杂操作,仿真时间短、效率高。

【技术实现步骤摘要】

本专利技术涉及芯片验证领域,尤其是涉及一种片上系统的验证方法、装置、系统及电子设备


技术介绍

1、在片上系统中,对cpu(central processing unit,中央处理器)中的指令集架构(isa,instruction set architecture)的正确性验证是对cpu工作验证的重要部分。由于cpu的可编程性,针对cpu的验证策略和对功能模块的验证具有明显区别。片上系统中对cpu进行验证通常只能通过波形来确认是否符合预期。目前常用的做法是通过uart(universalasynchronous receiver/transmitter,通用异步收发传输器)进行打印,可以方便的获得cpu的运行状态。在对cpu中的其他功能模块进行eda(electronic design automation,电子设计自动化)验证时,需要进行内存的配置,如对ddr sdram(double data ratesynchronous dynamic random access memory,双倍速率同步动态随机存储器)进行配置。

>2、然而,本专利技本文档来自技高网...

【技术保护点】

1.一种片上系统的验证方法,应用于片上系统的中央处理器,其特征在于,包括:

2.如权利要求1所述的方法,其特征在于,所述待验证信息包括与所述验证需求对应的预设结果;根据所述待验证信息在所述片上系统的内存中分配协同验证空间,包括:

3.如权利要求2所述的方法,其特征在于,根据验证需求和所述待验证信息生成协同验证信息,包括:

4.如权利要求3所述的方法,其特征在于,所述验证需求包括验证内存;根据所述验证需求和所述待验证信息获得执行结果,包括:

5.如权利要求3所述的方法,其特征在于,所述验证需求包括验证功能模块;根据所述验证需求和所述待验证信息...

【技术特征摘要】

1.一种片上系统的验证方法,应用于片上系统的中央处理器,其特征在于,包括:

2.如权利要求1所述的方法,其特征在于,所述待验证信息包括与所述验证需求对应的预设结果;根据所述待验证信息在所述片上系统的内存中分配协同验证空间,包括:

3.如权利要求2所述的方法,其特征在于,根据验证需求和所述待验证信息生成协同验证信息,包括:

4.如权利要求3所述的方法,其特征在于,所述验证需求包括验证内存;根据所述验证需求和所述待验证信息获得执行结果,包括:

5.如权利要求3所述的方法,其特征在于,所述验证需求包括验证功能模块;根据所述验证需求和所述待验证信息...

【专利技术属性】
技术研发人员:肖晶蔡权雄牛昕宇
申请(专利权)人:深圳鲲云信息科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1