System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本申请的实施例涉及像素驱动,特别涉及一种像素驱动电路及显示面板。
技术介绍
1、ltpo(low-temperature polycrystalline silicon oxide,低温多晶氧化硅)作为一种oled像素电路越来越广泛应用于高端显示领域,相较于传统7t1cltps(low-temperature polycrystalline silicon,低温多晶硅)的oled,ltpo所使用的帧率更低,因此ltpo的功耗更低。但由于低频应用场景的增多,因此ltpo的高低频切换需求越来越多。而ltpo在切换帧率时,受晶体管的obs影响,切频/低频vrr的视觉效果差;并且原7t2c的像素驱动电路在发光前晶体管的输入端和输出端的电位复位效果不佳,导致显示面板的色偏严重。
技术实现思路
1、本申请的实施例提供一种像素驱动电路及显示面板,以解决现有技术中像素驱动电路的晶体管输入端和输出端的电位复位效果不佳的技术问题。
2、为了解决上述技术问题,本申请的实施例公开了如下技术方案:
3、第一方面,提供了一种像素驱动电路,用于驱动发光单元,包括:
4、第一晶体管;
5、第五晶体管,所述第五晶体管的控制端连接第一使能信号线,所述第五晶体管的输出端连接所述第一晶体管的输入端,所述第五晶体管的输入端连接所述第一晶体管的控制端;
6、第六晶体管,所述第六晶体管的控制端连接第二使能信号线,所述第六晶体管的输入端连接所述第一晶体管的输出端;
>7、第七晶体管,所述第七晶体管的控制端连接第二扫描信号线,所述第七晶体管的输出端连接所述第六晶体管的输入端;
8、其中,所述第一使能信号线传输第一使能信号,所述第二使能信号线传输第二使能信号,且所述第一使能信号和所述第二使能信号的时序不同;
9、响应于所述第一使能信号为低电平,所述第五晶体管在发光阶段导通,以驱动所述发光单元发光;响应于所述第二使能信号为低电平,所述第六晶体管在非发光阶段导通;
10、所述第二扫描信号线传输第二扫描信号,响应于所述第二扫描信号为低电平,所述第七晶体管在非发光阶段导通,所述第七晶体管和所述第六晶体管在同一时段导通。
11、结合第一方面,所述第七晶体管的输入端连接驱动电压线,所述驱动电压线传输驱动电压;
12、所述第七晶体管的输出端连接所述第六晶体管的输入端,所述第六晶体管的输出端连接所述发光单元的正极端;
13、响应于所述第六晶体管和所述第七晶体管的同时导通,所述第七晶体管将所述驱动电压写入所述发光单元的正极端。
14、结合第一方面,所述第一晶体管的控制端为第一公共点,所述第一晶体管的输出端为第二公共点;
15、所述第六晶体管的输入端和所述第七晶体管的输出端均连接于所述第二公共点。
16、结合第一方面,还包括第二晶体管,所述第二晶体管的控制端连接第一扫描信号线,所述第二晶体管的输入端连接数据信号线,所述第二晶体管的输出端连接所述第一晶体管的输入端,所述第一扫描信号线传输第一扫描信号,所述数据信号线传输数据信号;
17、响应于所述第一扫描信号为低电平,所述第二晶体管导通并将所述数据信号写入所述第一公共点;
18、所述第一扫描信号与所述第二扫描信号的时序不同。
19、结合第一方面,还包括第三晶体管,所述第三晶体管的控制端连接第三扫描信号线,所述第三晶体管的输入端连接所述第二公共点,所述第三晶体管的输出端连接所述第一公共点,所述第三扫描信号线传输第三扫描信号;
20、响应于所述第三扫描信号为高电平,所述第三晶体管导通并对所述第一公共点的电位进行补偿;
21、所述第二晶体管和所述第三晶体管在同一时段导通。
22、结合第一方面,还包括第四晶体管,所述第四晶体管的控制端连接第四扫描信号线,所述第四晶体管的输入端连接栅极线,所述第四晶体管的输出端连接所述第一公共点,所述第四扫描信号线传输第四扫描信号;
23、响应于所述第四扫描信号为高电平,所述第四晶体管导通并复位所述第一公共点的电位;
24、所述第四晶体管、所述第六晶体管和所述第七晶体管在同一时段导通。
25、结合第一方面,还包括第一电容,所述第一电容的第一端连接第一电平信号线,所述第一电容的第二端连接所述第一公共点,所述第一电平信号线传输第一电平信号;
26、所述第一电容用于存储电压,并稳定所述第一公共点的电压。
27、结合第一方面,还包括第二电容,所述第二电容的第一端连接所述第一扫描信号线,所述第二电容的另一端连接所述第一公共点;所述第二电容用于存储电压,并稳定所述数据信号的电压范围。
28、结合第一方面,所述发光单元的负极端连接第二电平信号线,所述第二电平信号线传输第二电平信号,所述第一电平信号的电位高于所述第二电平信号的电位。
29、第二方面,提供了一种显示面板,包括基板以及如第一方面中任一项所述的像素驱动电路,所述像素驱动电路位于所述基板上。
30、上述技术方案中的一个技术方案具有如下优点或有益效果:
31、与现有技术相比,本申请的一种像素驱动电路,用于驱动发光单元,包括:第一晶体管;第五晶体管,第五晶体管的控制端连接第一使能信号线,第五晶体管的输出端连接第一晶体管的输入端,第五晶体管的输入端连接第一晶体管的控制端;第六晶体管,第六晶体管的控制端连接第二使能信号线,第六晶体管的输入端连接第一晶体管的输出端;第七晶体管,第七晶体管的控制端连接第二扫描信号线,第七晶体管的输出端连接第六晶体管的输入端;其中,第一使能信号线传输第一使能信号,第二使能信号线传输第二使能信号,且第一使能信号和第二使能信号的时序不同;响应于第一使能信号为低电平,第五晶体管在发光阶段导通,以驱动发光单元发光;响应于第二使能信号为低电平,第六晶体管在非发光阶段导通;第二扫描信号线传输第二扫描信号,响应于第二扫描信号为低电平,第七晶体管在非发光阶段导通,第七晶体管和第六晶体管在同一时段导通。本申请提供的像素驱动电路第五晶体管和第六晶体管的控制端分别采用不同时序的使能信号控制,因此提高了发光单元正极端的电位复位效率,进而提高了显示面板的显示效果。
本文档来自技高网...【技术保护点】
1.一种像素驱动电路,其特征在于,用于驱动发光单元,包括:
2.如权利要求1所述的像素驱动电路,其特征在于,所述第七晶体管的输入端连接驱动电压线,所述驱动电压线传输驱动电压;
3.如权利要求2所述的像素驱动电路,其特征在于,所述第一晶体管的控制端为第一公共点,所述第一晶体管的输出端为第二公共点;
4.如权利要求3所述的像素驱动电路,其特征在于,还包括第二晶体管,所述第二晶体管的控制端连接第一扫描信号线,所述第二晶体管的输入端连接数据信号线,所述第二晶体管的输出端连接所述第一晶体管的输入端,所述第一扫描信号线传输第一扫描信号,所述数据信号线传输数据信号;
5.如权利要求4所述的像素驱动电路,其特征在于,还包括第三晶体管,所述第三晶体管的控制端连接第三扫描信号线,所述第三晶体管的输入端连接所述第二公共点,所述第三晶体管的输出端连接所述第一公共点,所述第三扫描信号线传输第三扫描信号;
6.如权利要求3所述的像素驱动电路,其特征在于,还包括第四晶体管,所述第四晶体管的控制端连接第四扫描信号线,所述第四晶体管的输入端连接栅极线,所
7.如权利要求3所述的像素驱动电路,其特征在于,还包括第一电容,所述第一电容的第一端连接第一电平信号线,所述第一电容的第二端连接所述第一公共点,所述第一电平信号线传输第一电平信号;
8.如权利要求4所述的像素驱动电路,其特征在于,还包括第二电容,所述第二电容的第一端连接所述第一扫描信号线,所述第二电容的另一端连接所述第一公共点;所述第二电容用于存储电压,并稳定所述数据信号的电压范围。
9.如权利要求7所述的像素驱动电路,其特征在于,所述发光单元的负极端连接第二电平信号线,所述第二电平信号线传输第二电平信号,所述第一电平信号的电位高于所述第二电平信号的电位。
10.一种显示面板,其特征在于,包括基板以及如权利要求1-9中任一项所述的像素驱动电路,所述像素驱动电路位于所述基板上。
...【技术特征摘要】
1.一种像素驱动电路,其特征在于,用于驱动发光单元,包括:
2.如权利要求1所述的像素驱动电路,其特征在于,所述第七晶体管的输入端连接驱动电压线,所述驱动电压线传输驱动电压;
3.如权利要求2所述的像素驱动电路,其特征在于,所述第一晶体管的控制端为第一公共点,所述第一晶体管的输出端为第二公共点;
4.如权利要求3所述的像素驱动电路,其特征在于,还包括第二晶体管,所述第二晶体管的控制端连接第一扫描信号线,所述第二晶体管的输入端连接数据信号线,所述第二晶体管的输出端连接所述第一晶体管的输入端,所述第一扫描信号线传输第一扫描信号,所述数据信号线传输数据信号;
5.如权利要求4所述的像素驱动电路,其特征在于,还包括第三晶体管,所述第三晶体管的控制端连接第三扫描信号线,所述第三晶体管的输入端连接所述第二公共点,所述第三晶体管的输出端连接所述第一公共点,所述第三扫描信号线传输第三扫描信号;
6.如权利要求3所述的像素驱动电路,其特征在于,还包...
【专利技术属性】
技术研发人员:付俊杰,张天,
申请(专利权)人:武汉华星光电半导体显示技术有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。