一种航电总线智能存储加速子卡及系统技术方案

技术编号:40257524 阅读:21 留言:0更新日期:2024-02-02 22:49
本技术公开了一种航电总线智能存储加速子卡及系统,属于加速卡领域。存储加速子卡包括:FPGA芯片通过第一pcie金手指分别与电源和辅助供电座连接,FPGA芯片通过slim sas接口与多个第二pcie金手指连接,FPGA芯片与光模块连接,FPGA芯片与第一存储单元连接,FPGA芯片与CPU芯片连接,CPU芯片通过RS232接口与第一串口模块连接,CPU芯片通过RS422接口与第二串口模块连接,CPU芯片与第二存储单元连接。本技术通过存储加速卡直连存储设备,达到加速存储的目的。

【技术实现步骤摘要】

本技术属于加速卡领域,特别是涉及一种航电总线智能存储加速子卡及系统


技术介绍

1、目前存储加速领域大多采用nvme-of(nvme overfabric)协议发挥nvme高性能、低延迟和低协议负担的优势,构建基于高速网络的nvme共享存储系统互联结构,可以支持多种类的fabric网络,包括fc(fibre channel)、rdma、tcp等,考虑到网络传输协议的高性能和兼容性问题,业界选择rdma(rocev2)居多。

2、目前的存储加速卡只支持一个pcie金手指连接到单台主机上应用,无法通过多个金手指连接多台主机使用;由于航电总线新老接口共存,需要多类型的连接方式,目前的存储加速卡只是单一的以太网接口。因此,现有的存储加速卡无法直接应用于航电总线领域。


技术实现思路

1、本技术的目的在于克服现有技术的不足,提供一种航电总线智能存储加速子卡及系统。

2、本技术的目的是通过以下技术方案来实现的:

3、本技术的第一方面,一种航电总线智能存储加速子卡,包括fpga芯片、cpu本文档来自技高网...

【技术保护点】

1.一种航电总线智能存储加速子卡,其特征在于,包括FPGA芯片、CPU芯片、光模块、第一串口模块、第二串口模块、slim sas接口、第一pcie金手指、多个第二pcie金手指、电源、辅助供电座、第一存储单元和第二存储单元,所述FPGA芯片通过第一pcie金手指分别与电源和辅助供电座连接,所述FPGA芯片通过slim sas接口与多个第二pcie金手指连接,所述FPGA芯片与光模块连接,所述FPGA芯片与第一存储单元连接,所述FPGA芯片与CPU芯片连接,所述CPU芯片通过RS232接口与第一串口模块连接,所述CPU芯片通过RS422接口与第二串口模块连接,所述CPU芯片与第二存储单元连...

【技术特征摘要】

1.一种航电总线智能存储加速子卡,其特征在于,包括fpga芯片、cpu芯片、光模块、第一串口模块、第二串口模块、slim sas接口、第一pcie金手指、多个第二pcie金手指、电源、辅助供电座、第一存储单元和第二存储单元,所述fpga芯片通过第一pcie金手指分别与电源和辅助供电座连接,所述fpga芯片通过slim sas接口与多个第二pcie金手指连接,所述fpga芯片与光模块连接,所述fpga芯片与第一存储单元连接,所述fpga芯片与cpu芯片连接,所述cpu芯片通过rs232接口与第一串口模块连接,所述cpu芯片通过rs422接口与第二串口模块连接,所述cpu芯片与第二存储单元连接。

2.根据权利要求1所述的一种航电总线智能存储加速子卡,其特征在于,所述第一存储单元包括eeprom、第一flash和第一ddr4,所述eeprom、第一flash和第一ddr4均与fpga芯片连接。

3.根据权利要求1所述的一种航电总线智能存储加速子卡,其特征在于,所述第二存储单元包括第二plash、第二ddr4和存储器,所述第二plash、第二ddr4和存储器均与cpu芯片连接。

4.根据权利要求1所述的一种航电总线智能存储加速子卡,其特征在于,所述光模块为qsfp28光模块。

5.根据权利要求1所述的一种航电总线智能存储...

【专利技术属性】
技术研发人员:凌虹高弛李斌张晗亮周丽霞代真胥执辉
申请(专利权)人:成都凯迪飞研科技有限责任公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1