一种像素驱动电路及其制备方法技术

技术编号:40245786 阅读:13 留言:0更新日期:2024-02-02 22:42
本发明专利技术公开了一种像素驱动电路,包括:预存储单元和驱动单元,预存储单元至少包括第一晶体管和预存储电容,驱动单元至少包括第二晶体管和像素电极,其中,第一晶体管的第一端用于接收数据信号,控制端用于接收扫描信号,第二端耦接至预存储电容;第二晶体管的第一端与第一晶体管的第二端耦接,第二端与像素电极耦接,控制端用于接收转移信号。本发明专利技术通过设置预存储单元,实现在下一帧时全部像素同步读取预充电压,极大减小了像素电压的写入时间。同时通过像素版图设计及工艺叠层设计的优化,利用第一晶体管的控制端的金属区域与第一晶体管的第二端的重掺杂导体区域形成的交叠区域构成预存储电容,减小预存储电容所占面积,最大化优化开口率。

【技术实现步骤摘要】

本专利技术涉及像素驱动,具体涉及一种像素驱动电路及其制备方法


技术介绍

1、在场序(field sequtrance)或者色序法(color sequtrantial)显示技术中,需在所有画面液晶偏转到稳定状态后才可开启背光,以免有画面混乱的现象发生,因此如何加快液晶驱动时间,增加背光开启时间,是本领域亟待解决的问题。

2、传统场序显示技术的lcd的像素驱动电路,在一帧内,首先按顺序分别对各行像素电极进行充电,然后等待所有液晶偏转到稳定位置,最后再打开背光,如果不等待液晶稳定,而是在最后一行像素充电完成后,马上打开背光,则由于靠后充电的像素对应液晶还未稳定,会导致上下亮度、颜色发生差异,进而出现画面混乱的问题。因此在像素驱动电路中,一帧内留给背光开启的时间非常短,很难实现高亮度,高频率显示,同时对背光亮度规格和寿命均会有较高要求,提高了产品成本。

3、综上所述,传统的像素驱动电路存在无法兼顾出光质量与出光亮度的问题。


技术实现思路

1、有鉴于此,本专利技术提供一种像素驱动电路及其制备本文档来自技高网...

【技术保护点】

1.一种像素驱动电路,其特征在于,包括:预存储单元和驱动单元,所述预存储单元至少包括第一晶体管(T1)和预存储电容(Cs1),所述驱动单元至少包括第二晶体管(T2)和像素电极,其中,

2.根据权利要求1所述的像素驱动电路,其特征在于,在当前帧的背光开启时间内,基于扫描信号控制所述第一晶体管(T1)打开,所述第一晶体管(T1)基于所述数据信号输出预充电压并存储至所述预存储电容(Cs1),直至全部像素完成电压预存储后,基于所述转移信号控制所述第二晶体管(T2)打开,所述第二晶体管(T2)基于预充电压输出像素下一帧所需的电压至像素电极,并与公共电压形成压差,完成液晶目标角度的偏转。...

【技术特征摘要】

1.一种像素驱动电路,其特征在于,包括:预存储单元和驱动单元,所述预存储单元至少包括第一晶体管(t1)和预存储电容(cs1),所述驱动单元至少包括第二晶体管(t2)和像素电极,其中,

2.根据权利要求1所述的像素驱动电路,其特征在于,在当前帧的背光开启时间内,基于扫描信号控制所述第一晶体管(t1)打开,所述第一晶体管(t1)基于所述数据信号输出预充电压并存储至所述预存储电容(cs1),直至全部像素完成电压预存储后,基于所述转移信号控制所述第二晶体管(t2)打开,所述第二晶体管(t2)基于预充电压输出像素下一帧所需的电压至像素电极,并与公共电压形成压差,完成液晶目标角度的偏转。

3.根据权利要求1所述的像素驱动电路,其特征在于,所述预存储电容(cs1)被配置为:在垂直方向上,由所述第一晶体管(t1)的控制端的金属区域与所述第一晶体管(t1)的第二端的重掺杂导体区域形成的交叠区域构成。

4.根据权利要求3所述的像素驱动电路,其特征在于,所述预存储电容(cs1)还可以包括:在遮光层设置走线并与扫描信号线交叠,从而在垂直方向上,所述第一晶体管(t1)的第二端的重掺杂导体区域分别与所述走线、扫描信号线形成交叠区域,构成上下两层预存储电容(cs1)。

5.根据权利要求3或4所述的像素驱动电路,其特征在于,所述预存储电容(cs1)还可以包括:在遮光层设置走线...

【专利技术属性】
技术研发人员:张锦请求不公布姓名请求不公布姓名沈瀚宁
申请(专利权)人:成都九天画芯科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1