System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 显示面板及显示装置制造方法及图纸_技高网

显示面板及显示装置制造方法及图纸

技术编号:40220303 阅读:6 留言:0更新日期:2024-02-02 22:26
本申请公开了一种显示面板及显示装置。显示面板包括栅极驱动电路和像素驱动电路,一所述栅极驱动电路输出第一栅极控制信号和第二栅极控制信号至两行像素对应的所述像素驱动电路,一所述栅极驱动电路输出数据控制信号至一行像素对应的所述像素驱动电路,所述第二栅极控制信号的上升沿和所述第一栅极控制信号的上升沿间隔时间为所述数据控制信号写入奇数行像素的总扫描时间。本申请实施例通过第一栅极控制信号和第二栅极控制信号在奇偶行交替提升电位,以避免奇偶行由于充电差异带来的细密横纹。

【技术实现步骤摘要】

本申请涉及显示,具体涉及一种显示面板及显示装置


技术介绍

1、中尺寸ltpo(low temperaturepolycrystalline-si oxide,低温多晶氧化物)由于尺寸较大,走线边长电阻变大,交叠面积变多电容变大,导致nscan loading会更重。由于rc效应,要把显示区goa(gate driven on array,栅极驱动电路)走线的信号从低电位变到高电位就需要有正电荷补充,补充过程中由于瞬态电流大,会存在irdrop,导致短时间内vgh整体被拉低,即抽载。由于vgh抽载瞬间电压波动大导致的nscan尖角失真更严重;受限于客户border的需求,再叠加中尺寸推力要求更大的buffer管,无法搭载nscan一驱一方案。因此ltpo多半采用nscan一驱二的方案。

2、但是在数据信号写入某一行期间,nscan一驱二中两个栅极控制信号由低电位上升为高电位,vgh抽载影响晶体管充电时间进而影响该行像素的发光亮度。在数据信号写入下一行期间,由于nscan一驱二,则两个栅极控制信号不需要进行提升,不会发生nscan的vgh抽载,该行像素的亮度不受影响。因此奇偶行像素由于充电差异导致细密横纹。


技术实现思路

1、本申请实施例提供一种显示面板及显示装置,通过第一栅极控制信号和第二栅极控制信号在奇偶行交替提升电位,以避免奇偶行由于充电差异带来的细密横纹。

2、第一方面,本申请实施例提供一种显示面板,所述显示面板包括栅极驱动电路和像素驱动电路,一所述栅极驱动电路输出第一栅极控制信号和第二栅极控制信号至两行像素对应的所述像素驱动电路,一所述栅极驱动电路输出数据控制信号至一行像素对应的所述像素驱动电路,所述第二栅极控制信号的上升沿和所述第一栅极控制信号的上升沿间隔时间为所述数据控制信号写入奇数行像素的总扫描时间。

3、在一些实施例中,目标栅极驱动电路输出所述第一栅极控制信号至目标行像素驱动电路和所述目标行的上一行像素驱动电路,所述目标栅极驱动电路输出所述第二栅极控制信号至所述目标行像素驱动电路和所述目标行的下一行像素驱动电路,所述目标栅极驱动电路为任意一所述栅极驱动电路。

4、在一些实施例中,所述像素驱动电路包括串联连接的驱动晶体管和发光二极管,所述驱动晶体管和所述发光二极管设于第一电源信号和第二电源信号之间;

5、所述第一栅极控制信号设为第一复位信号,所述第二栅极控制信号设为补偿控制信号,所述第一复位信号用于控制所述驱动晶体管的栅极电位进行复位,所述补偿控制信号用于控制所述驱动晶体管的栅极电位进行补偿;和/或,

6、所述第一栅极控制信号设为第二复位信号,所述第二栅极控制信号设为发光控制信号,所述第二复位信号用于控制所述发光二极管的阳极电位进行复位,所述发光控制信号用于控制所述发光二极管进行发光。

7、在一些实施例中,所述像素驱动电路还包括第一复位晶体管以及补偿控制晶体管;

8、所述第一复位晶体管的栅极连接所述第一复位信号,所述第一复位晶体管源漏极的一端连接第一复位电压,所述第一复位晶体管源漏极的另一端连接所述驱动晶体管的栅极;

9、所述驱动晶体管源漏极的一端连接第一电源信号,所述驱动晶体管源漏极的另一端连接所述发光二极管的阳极,所述发光二极管的阴极连接第二电源信号;

10、所述补偿控制晶体管的栅极连接所述补偿控制信号,所述补偿控制晶体管源漏极的一端连接所述驱动晶体管的栅极,所述补偿控制晶体管源漏极的另一端连接所述驱动晶体管源漏极的另一端。

11、在一些实施例中,所述像素驱动电路还包括数据晶体管、第一存储电容以及第二存储电容;

12、所述数据晶体管的栅极连接所述数据控制信号,所述数据晶体管源漏极的一端连接数据信号,所述数据晶体管源漏极的另一端连接所述驱动晶体管源漏极的一端;

13、所述第一存储电容设于所述驱动晶体管的栅极和所述第一电源信号之间;

14、所述第二存储电容设于所述驱动晶体管的栅极和所述数据晶体管的栅极之间。

15、在一些实施例中,当数据信号写入任意奇数行像素驱动电路时,所述目标栅极驱动电路输入至所述上一行像素驱动电路和所述目标行像素驱动电路的所述第一复位信号由低电平调整为高电平;当数据信号写入任意偶数行像素驱动电路时,所述目标栅极驱动电路输入至所述目标行像素驱动电路和所述下一行像素驱动电路的所述补偿控制信号由低电平调整为高电平。

16、在一些实施例中,所述像素驱动电路还包括第二复位晶体管和发光控制晶体管;

17、所述第二复位晶体管的栅极连接所述第二复位信号,所述第二复位晶体管源漏极的一端连接第二复位电压,所述第二复位晶体管源漏极的另一端连接所述发光二极管的阳极;

18、所述发光控制晶体管的栅极连接所述发光控制信号,所述发光控制晶体管的源漏极设于所述第一电源信号和所述第二电源信号之间。

19、在一些实施例中,当数据信号写入任意奇数行像素驱动电路时,所述目标栅极驱动电路输入至所述上一行像素驱动电路和所述目标行像素驱动电路的所述第二复位信号由低电平调整为高电平;当数据信号写入任意偶数行像素驱动电路时,所述目标栅极驱动电路输入至所述目标行像素驱动电路和所述下一行像素驱动电路的所述发光控制信号由低电平调整为高电平。

20、在一些实施例中,所述像素驱动电路还包括第三复位晶体管,所述第三复位晶体管的栅极连接所述第二复位信号,所述第三复位晶体管源漏极的一端连接第三复位电压,所述第三复位晶体管源漏极的另一端连接所述驱动晶体管源漏极的一端。

21、第二方面,本申请提供一种显示装置,所述显示装置包括上述任一项所述的显示面板。

22、本申请实施例提供的显示面板及显示装置,第二栅极控制信号的上升沿和第一栅极控制信号的上升沿间隔时间为数据控制信号写入奇数行像素的总扫描时间,使得第一栅极控制信号和第二栅极控制信号在奇偶行交替提升电位,奇偶行像素都由于vgh抽载导致充电差异对显示亮度造成影响,消除奇偶行由于充电差异带来的细密横纹。

本文档来自技高网...

【技术保护点】

1.一种显示面板,其特征在于,所述显示面板包括栅极驱动电路和像素驱动电路,一所述栅极驱动电路输出第一栅极控制信号和第二栅极控制信号至两行像素对应的所述像素驱动电路,一所述栅极驱动电路输出数据控制信号至一行像素对应的所述像素驱动电路,所述第二栅极控制信号的上升沿和所述第一栅极控制信号的上升沿间隔时间为所述数据控制信号写入奇数行像素的总扫描时间。

2.如权利要求1所述的显示面板,其特征在于,目标栅极驱动电路输出所述第一栅极控制信号至目标行像素驱动电路和所述目标行的上一行像素驱动电路,所述目标栅极驱动电路输出所述第二栅极控制信号至所述目标行像素驱动电路和所述目标行的下一行像素驱动电路,所述目标栅极驱动电路为任意一所述栅极驱动电路。

3.如权利要求2所述的显示面板,其特征在于,所述像素驱动电路包括串联连接的驱动晶体管和发光二极管,所述驱动晶体管和所述发光二极管设于第一电源信号和第二电源信号之间;

4.如权利要求3所述的显示面板,其特征在于,所述像素驱动电路还包括第一复位晶体管以及补偿控制晶体管;

5.如权利要求4所述的显示面板,其特征在于,所述像素驱动电路还包括数据晶体管、第一存储电容以及第二存储电容;

6.如权利要求5所述的显示面板,其特征在于,当数据信号写入任意奇数行像素驱动电路时,所述目标栅极驱动电路输入至所述上一行像素驱动电路和所述目标行像素驱动电路的所述第一复位信号由低电平调整为高电平;当数据信号写入任意偶数行像素驱动电路时,所述目标栅极驱动电路输入至所述目标行像素驱动电路和所述下一行像素驱动电路的所述补偿控制信号由低电平调整为高电平。

7.如权利要求3所述的显示面板,其特征在于,所述像素驱动电路还包括第二复位晶体管和发光控制晶体管;

8.如权利要求7所述的显示面板,其特征在于,当数据信号写入任意奇数行像素驱动电路时,所述目标栅极驱动电路输入至所述上一行像素驱动电路和所述目标行像素驱动电路的所述第二复位信号由低电平调整为高电平;当数据信号写入任意偶数行像素驱动电路时,所述目标栅极驱动电路输入至所述目标行像素驱动电路和所述下一行像素驱动电路的所述发光控制信号由低电平调整为高电平。

9.如权利要求7所述的显示面板,其特征在于,所述像素驱动电路还包括第三复位晶体管,所述第三复位晶体管的栅极连接所述第二复位信号,所述第三复位晶体管源漏极的一端连接第三复位电压,所述第三复位晶体管源漏极的另一端连接所述驱动晶体管源漏极的一端。

10.一种显示装置,其特征在于,所述显示装置包括如权利要求1至9任一项所述的显示面板。

...

【技术特征摘要】

1.一种显示面板,其特征在于,所述显示面板包括栅极驱动电路和像素驱动电路,一所述栅极驱动电路输出第一栅极控制信号和第二栅极控制信号至两行像素对应的所述像素驱动电路,一所述栅极驱动电路输出数据控制信号至一行像素对应的所述像素驱动电路,所述第二栅极控制信号的上升沿和所述第一栅极控制信号的上升沿间隔时间为所述数据控制信号写入奇数行像素的总扫描时间。

2.如权利要求1所述的显示面板,其特征在于,目标栅极驱动电路输出所述第一栅极控制信号至目标行像素驱动电路和所述目标行的上一行像素驱动电路,所述目标栅极驱动电路输出所述第二栅极控制信号至所述目标行像素驱动电路和所述目标行的下一行像素驱动电路,所述目标栅极驱动电路为任意一所述栅极驱动电路。

3.如权利要求2所述的显示面板,其特征在于,所述像素驱动电路包括串联连接的驱动晶体管和发光二极管,所述驱动晶体管和所述发光二极管设于第一电源信号和第二电源信号之间;

4.如权利要求3所述的显示面板,其特征在于,所述像素驱动电路还包括第一复位晶体管以及补偿控制晶体管;

5.如权利要求4所述的显示面板,其特征在于,所述像素驱动电路还包括数据晶体管、第一存储电容以及第二存储电容;

6.如权利要求5所述的显示面板,其特征在于,当数据信...

【专利技术属性】
技术研发人员:李奎
申请(专利权)人:武汉华星光电半导体显示技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1