System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 像素电路及其驱动方法、显示面板技术_技高网

像素电路及其驱动方法、显示面板技术

技术编号:40158140 阅读:10 留言:0更新日期:2024-01-26 23:33
本发明专利技术公开了一种像素电路及其驱动方法、显示面板,通过第一数据写入模块在写入帧和至少一个保持帧中,响应于第一控制信号的有效电位,将第一全局信号线上的全局数据电压写入驱动模块的栅极节点;使得在低频画面刷新中,驱动模块栅极节点写入数据的频率提高或时间延长,使得驱动模块的栅极节点的电位变化较小。通过第二数据写入模块在写入帧中,响应于第二控制信号的有效电位将数据线上的数据控制电压写入控制节点,以使控制节点具有控制电位;在保持帧中将控制节点的电位维持在控制电位,实现通过第二数据写入模块在写入帧向第一发光控制模块写入数据控制电压来控制低频画面刷新,提升显示质量。

【技术实现步骤摘要】

本专利技术实施例涉及显示,尤其涉及一种像素电路及其驱动方法、显示面板


技术介绍

1、随着显示技术的发展,对显示面板画面显示质量的要求也越来越高。

2、显示面板包括多个像素电路,像素电路包括驱动晶体管,驱动晶体管可以产生驱动电流来驱动像素电路的发光器件发光。

3、然而,现有技术中存在低频画面刷新时,驱动晶体管的栅极电位难以保持,使得画面显示质量差的问题。


技术实现思路

1、本专利技术提供一种像素电路及其驱动方法、显示面板,以实现在低频画面刷新时,驱动晶体管的栅极电位得到良好保持,提升画面显示质量。

2、第一方面,本专利技术实施例提供了一种像素电路,包括:

3、依次串联连接的驱动模块、第一发光控制模块和发光模块,驱动模块具有栅极节点,第一发光控制模块具有控制节点;

4、第一数据写入模块,耦接于第一全局信号线和驱动模块之间,并被配置为响应于第一控制信号的有效电位,将第一全局信号线上的全局数据电压写入栅极节点;

5、第二数据写入模块,耦接于数据线和控制节点之间,并被配置为响应于第二控制信号的有效电位,将数据线上的数据控制电压写入控制节点,以使控制节点具有控制电位。

6、第二方面,本专利技术实施例还提供了一种像素电路的驱动方法,用于对第一方面的像素电路进行驱动,驱动方法包括:

7、第一数据写入模块响应于第一控制信号的有效电位,将第一全局信号线上的全局数据电压写入栅极节点;

8、第二数据写入模块响应于第二控制信号的有效电位,将数据线上的数据控制电压写入控制节点,以使控制节点具有控制电位。

9、第三方面,本专利技术实施例还提供了一种显示面板,包括:多个如第一方面的像素电路,多个像素电路排布成多列;以及,多条如第一方面的第一全局信号线和数据线,其中,在一个显示周期包括一个写入帧和多个保持帧时,相同颜色的各像素电路中的第一数据写入模块耦接同一第一全局信号线,同一列的各像素电路中的第二数据写入模块耦接同一数据线,不同第一全局信号线被配置电压值不同的全局数据电压,不同数据线被配置对应的数据控制电压,数据控制电压与显示面板的显示画面相对应;

10、可选的,在一个显示周期包括一个写入帧和多个保持帧时中,相同颜色的各像素电路中的第一数据写入模块耦接同一第一全局信号线,同一列的各像素电路中的第二数据写入模块耦接同一数据线,其中,不同第一全局信号线被配置电压值不同的全局数据电压,不同数据线被配置对应的数据控制电压,数据控制电压与显示面板的显示画面相对应;

11、可选的,显示面板还包括第二全局信号线,在一个显示周期包括多个写入帧时,同一列的各像素电路中的第一数据写入模块耦接同一数据线,各像素电路中的第二数据写入模块耦接第二全局信号线,其中,第二全局信号线被配置全局控制电压,不同数据线被配置对应于的灰阶数据电压,灰阶数据电压与数据线耦接的像素电路的目标灰阶相对应;

12、可选的,像素电路还包括补偿模块和第二发光控制模块,补偿模块的控制端接入第三控制信号,第二发光控制模块的第一发光控制单元和第二发光控制单元的控制端接入发光控制信号;产生第一控制信号的栅极驱动电路、产生第三控制信号的栅极驱动电路和产生发光控制信号的栅极驱动电路共用相同的时钟信号;

13、可选的,像素电路还包括第一复位模块、第二复位模块,第一复位模块的控制端接入第四控制信号,第二复位模块的控制端接入第五控制信号;可选的产生第一控制信号的栅极驱动电路、产生第三控制信号的栅极驱动电路、产生第四控制信号的栅极驱动电路、产生第五控制信号的栅极驱动电路和产生发光控制信号的栅极驱动电路共用相同的时钟信号;

14、可选的,产生第一控制信号的栅极驱动电路、产生第三控制信号的栅极驱动电路、产生第四控制信号的栅极驱动电路和、产生第五控制信号的栅极驱动电路为同一栅极驱动电路。

15、本实施例的像素电路及其驱动方法、显示面板,通过第一数据写入模块响应于第一控制信号的有效电位,将第一全局信号线上的全局数据电压写入驱动模块的栅极节点;使得低频画面刷新中,驱动模块栅极节点写入数据的频率提高或时间延长,进而使得驱动模块的栅极节点的电位变化较小,也即驱动模块的栅极节点的电位可以得到良好保持。通过第二数据写入模块在写入帧中,响应于第二控制信号的有效电位将数据线上的数据控制电压写入控制节点,以使控制节点具有控制电位;以及在保持帧中将控制节点的电位维持在控制电位,实现通过第二数据写入模块在写入帧向第一发光控制模块写入数据控制电压来控制低频画面刷新,进而在实现低频画面刷新的同时,使得驱动模块的栅极节点电位的变化较小,也即使得驱动模块的栅极节点电位得到良好保持,使得低频画面刷新时,同一显示画面下驱动模块所产生的驱动电流大小变化较小,保证发光模块的发光亮度变化较小,改善屏体闪烁问题,提升显示质量。

本文档来自技高网...

【技术保护点】

1.一种像素电路,其特征在于,包括:

2.根据权利要求1所述的像素电路,其特征在于,一个显示周期包括至少一个写入帧,所述第二数据写入模块用于在所述写入帧中,响应于所述第二控制信号的有效电位,将所述数据线上的数据控制电压写入所述控制节点,以使所述控制节点具有控制电位。

3.根据权利要求1所述的像素电路,其特征在于,所述第一发光控制模块受所述数据控制电压的控制而导通或关断。

4.根据权利要求2所述的像素电路,其特征在于,所述第一发光控制模块包括第一发光控制晶体管,所述第一发光控制晶体管的栅极与所述控制节点电连接;所述数据控制电压被配置为在控制所述第一发光控制晶体管导通时,使所述第一发光控制晶体管工作于线性区。

5.根据权利要求2所述的像素电路,其特征在于,一个所述显示周期还包括至少一个保持帧,其中:

6.根据权利要求2所述的像素电路,其特征在于,在所述显示周期包括一个所述写入帧和多个保持帧时:

7.根据权利要求6所述的像素电路,其特征在于,

8.根据权利要求2所述的像素电路,其特征在于,一个所述显示周期包括多个所述写入帧时:

9.根据权利要求8所述的像素电路,其特征在于,

10.根据权利要求2所述的像素电路,其特征在于,一个所述显示周期包括多个所述写入帧时:

11.根据权利要求10所述的像素电路,其特征在于,

12.根据权利要求2所述的像素电路,其特征在于,还包括补偿模块和第二发光控制模块,在一个所述显示周期包括一个所述写入帧和多个保持帧时,在所述写入帧:

13.根据权利要求12所述的像素电路,其特征在于,

14.根据权利要求12所述的像素电路,其特征在于,

15.根据权利要求12所述的像素电路,其特征在于,所述驱动模块还具有源极节点和漏极节点,所述驱动模块、第一发光控制模块和发光模块耦接于第一电源电压线和第二电源电压线之间,所述第二发光控制模块包括第一发光控制单元和第二发光控制单元,所述第一发光控制单元耦接于所述第一电源电压线和所述源极节点之间,所述第二发光控制单元耦接于所述漏极节点和所述发光模块之间,所述发光模块耦接于所述第二发光控制单元和所述第二电源电压线之间;其中:

16.根据权利要求15所述的像素电路,其特征在于,所述发光模块具有阳极节点,所述像素电路还包括第一复位模块,所述第一复位模块耦接于第一复位信号线和所述阳极节点之间,其中:

17.根据权利要求16所述的像素电路,其特征在于,

18.一种像素电路的驱动方法,其特征在于,用于对权利要求1-17任一项所述的像素电路进行驱动,所述驱动方法包括:

19.根据权利要求18所述的像素电路的驱动方法,其特征在于,

20.一种显示面板,其特征在于,包括:

21.根据权利要求20所述的显示面板,其特征在于,

22.根据权利要求20所述的显示面板,其特征在于,所述显示面板还包括第二全局信号线,在一个所述显示周期包括多个所述写入帧时,同一所述列的各像素电路中的所述第一数据写入模块耦接同一所述数据线,同一所述列的各像素电路中的第二数据写入模块耦接所述第二全局信号线;

23.根据权利要求22所述的显示面板,其特征在于,

...

【技术特征摘要】

1.一种像素电路,其特征在于,包括:

2.根据权利要求1所述的像素电路,其特征在于,一个显示周期包括至少一个写入帧,所述第二数据写入模块用于在所述写入帧中,响应于所述第二控制信号的有效电位,将所述数据线上的数据控制电压写入所述控制节点,以使所述控制节点具有控制电位。

3.根据权利要求1所述的像素电路,其特征在于,所述第一发光控制模块受所述数据控制电压的控制而导通或关断。

4.根据权利要求2所述的像素电路,其特征在于,所述第一发光控制模块包括第一发光控制晶体管,所述第一发光控制晶体管的栅极与所述控制节点电连接;所述数据控制电压被配置为在控制所述第一发光控制晶体管导通时,使所述第一发光控制晶体管工作于线性区。

5.根据权利要求2所述的像素电路,其特征在于,一个所述显示周期还包括至少一个保持帧,其中:

6.根据权利要求2所述的像素电路,其特征在于,在所述显示周期包括一个所述写入帧和多个保持帧时:

7.根据权利要求6所述的像素电路,其特征在于,

8.根据权利要求2所述的像素电路,其特征在于,一个所述显示周期包括多个所述写入帧时:

9.根据权利要求8所述的像素电路,其特征在于,

10.根据权利要求2所述的像素电路,其特征在于,一个所述显示周期包括多个所述写入帧时:

11.根据权利要求10所述的像素电路,其特征在于,

12.根据权利要求2所述的像素电路,其特征在于,还包括补偿模块和第二发光控制模块,在一个所述显示周期包括一个所述写入帧和多个保持帧时,在所述写入帧:

13.根据权利要...

【专利技术属性】
技术研发人员:盖翠丽张德强朱修剑高孝裕郭恩卿李俊峰
申请(专利权)人:维信诺科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1