System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 使用扫描使能引脚的数据门控制造技术_技高网
当前位置: 首页 > 专利查询>苹果公司专利>正文

使用扫描使能引脚的数据门控制造技术

技术编号:40149760 阅读:27 留言:0更新日期:2024-01-24 01:14
本公开提供了一种集成电路(100),该集成电路包括存储元件(102)和控制电路(106,110)。该控制电路被配置为:响应于扫描使能控制,在功能数据输入和扫描数据输入之间进行选择以用作对该存储元件的输入;响应于时钟使能控制,通过对提供给该存储元件的时钟信号进行门控来选择性地禁用该存储元件的输出的来回切换;以及当该时钟使能控制指示该存储元件的输出将被禁止来回切换时,选择该存储元件的输入作为该扫描数据输入。

【技术实现步骤摘要】
【国外来华专利技术】

本公开整体涉及集成电路,并且具体涉及集成电路中的门控时钟电路的功率减小。


技术介绍

1、为了减轻包括数百万个晶体管的集成电路(ic)的测试挑战,常常实施扫描模式,其中ic的触发器是菊花链式的,从而允许对原本复杂的状态机进行简单的扫描链测试。有关扫描测试技术的概述参见例如“enhancing testability of large-scale integratedcircuits via test points and additional logic”,ieee计算机学报,c-22(1),46-60;m.williams和j.angell(doi:10.1109/t-c.1973.223600)。

2、为了降低数百万晶体管ic的动态功耗,常常使用时钟门控。在“clock gating-apower optimization technique for vlsi circuits”(j.shinde等人,2011annual ieeeindia conference,2011年12月16-18日;doi 10.1109/indcon.2011.6139440)中,作者研究了可用于在rtl级下优化vlsi电路中的功率的各种时钟门控技术,并且讨论了在rtl级下应用该功率优化技术时所涉及的各种问题。


技术实现思路

1、本文所述的实施方案提供了一种包括存储元件和控制电路的集成电路(ic)。该控制电路被配置为:响应于扫描使能控制,在功能数据输入和扫描数据输入之间进行选择以用作对该存储元件的输入;响应于时钟使能控制,通过对提供给该存储元件的时钟信号进行门控来选择性地禁用该存储元件的输出的来回切换;以及当该时钟使能控制指示该存储元件的输出将被禁止来回切换时,选择该存储元件的输入作为该扫描数据输入。

2、在一些实施方案中,该存储元件包括一个或多个锁存器,并且,在选择该扫描数据输入时,该控制电路被配置为防止该锁存器中的任一锁存器在该输出被禁止来回切换的情况下进行切换,而不管该功能数据输入是否正在切换。在一个示例性实施方案中,该控制电路被配置为在不向该功能数据输入增加延迟的情况下防止该锁存器来回切换。

3、在本专利技术所公开的实施方案中,通过在该时钟使能控制指示该输出将被禁止来回切换的情况下选择该扫描数据输入,该控制电路被配置为将对该存储元件的该输入设置为恒定逻辑状态,而不管该功能数据输入是否正在切换。在另一个实施方案中,该控制电路包括逻辑门,该逻辑门被配置为响应于该时钟使能控制禁用该时钟信号而将该存储元件设置为扫描模式。

4、在另一个实施方案中,该控制电路包括逻辑门,该逻辑门被配置为响应于该时钟使能控制禁用该时钟信号而将对该存储元件的该输入设置为恒定逻辑状态。在另一个实施方案中,该存储元件包括由该时钟信号的反相进行钟控的锁存器,并且,在该时钟使能控制指示该输出将被禁止来回切换的情况下选择该扫描数据输入时,该控制电路被配置为将该锁存器的输入设置为恒定逻辑状态。

5、根据本文所述的实施方案,还提供了一种在至少包括存储元件的集成电路(ic)中的方法。该方法包括响应于扫描使能控制,在功能数据输入和扫描数据输入之间进行选择以用作对该存储元件的输入。响应于时钟使能控制,通过对提供给该存储元件的时钟信号进行门控来选择性地禁用该存储元件的输出的来回切换。当该时钟使能控制指示该存储元件的输出将被禁止来回切换时,选择该存储元件的该输入作为该扫描数据输入。

6、根据本文所述的实施方案,还提供了一种包括处理器的装置,该处理器包括(i)被配置为获取指令的获取电路,和(ii)被配置为执行指令的执行电路。该获取电路和该执行电路中的一者或两者包括存储元件和控制电路。该控制电路被配置为:响应于扫描使能控制,在功能数据输入和扫描数据输入之间进行选择以用作对该存储元件的输入;响应于时钟使能控制,通过对提供给该存储元件的时钟信号进行门控来选择性地禁用该存储元件的输出的来回切换;以及当该时钟使能控制指示该存储元件的输出将被禁止来回切换时,选择该存储元件的输入作为该扫描数据输入。

7、结合附图,从下文中对本公开的实施方案的详细描述将更全面地理解本公开,在附图中:

本文档来自技高网...

【技术保护点】

1.一种集成电路(IC),包括:

2.根据权利要求1所述的IC,其中所述存储元件包括一个或多个锁存器,并且其中,在选择所述扫描数据输入时,所述控制电路被配置为防止所述锁存器中的任一锁存器在所述输出被禁止来回切换的情况下进行切换,而不管所述功能数据输入是否正在切换。

3.根据权利要求2所述的IC,其中所述控制电路被配置为在不向所述功能数据输入增加延迟的情况下防止所述锁存器来回切换。

4.根据权利要求1-3中任一项所述的IC,其中,通过在所述时钟使能控制指示所述输出将被禁止来回切换的情况下选择所述扫描数据输入,所述控制电路被配置为将对所述存储元件的所述输入设置为恒定逻辑状态,而不管所述功能数据输入是否正在切换。

5.根据权利要求1-3中任一项所述的IC,其中所述控制电路包括逻辑门,所述逻辑门被配置为响应于所述时钟使能控制禁用所述时钟信号而将所述存储元件设置为扫描模式。

6.根据权利要求1-3中任一项所述的IC,其中所述控制电路包括逻辑门,所述逻辑门被配置为响应于所述时钟使能控制禁用所述时钟信号而将对所述存储元件的所述输入设置为恒定逻辑状态。

7.根据权利要求1-3中任一项所述的IC,其中所述存储元件包括由所述时钟信号的反相进行钟控的锁存器,并且其中,在所述时钟使能控制指示所述输出将被禁止来回切换的情况下选择所述扫描数据输入时,所述控制电路被配置为将所述锁存器的输入设置为恒定逻辑状态。

8.一种在至少包括存储元件的集成电路(IC)中的方法,所述方法包括:

9.根据权利要求8所述的方法,其中所述存储元件包括一个或多个锁存器,并且其中选择所述扫描数据输入包括防止所述锁存器中的任一锁存器在所述输出被禁止来回切换的情况下进行来回切换,而不管所述功能数据输入是否正在切换。

10.根据权利要求9所述的方法,其中防止所述锁存器来回切换是在不向所述功能数据输入增加延迟的情况下执行的。

11.根据权利要求8-10中任一项所述的方法,其中选择所述扫描数据输入包括:当所述时钟使能控制指示所述输出将被禁止来回切换时,将对所述存储元件的所述输入设置为恒定逻辑状态,而不管所述功能数据输入是否正在切换。

12.根据权利要求8-10中任一项所述的方法,其中选择所述扫描数据输入包括响应于所述时钟使能控制禁用所述时钟信号,使用逻辑门将所述存储元件设置为扫描模式。

13.根据权利要求8-10中任一项所述的方法,其中选择所述扫描数据输入包括响应于所述时钟使能控制禁用所述时钟信号,使用逻辑门将对所述存储元件的所述输入设置为恒定逻辑状态。

14.根据权利要求8-10中任一项所述的方法,其中所述存储元件包括由所述时钟信号的反相进行钟控的锁存器,并且其中选择所述扫描数据输入包括当所述时钟使能控制指示所述输出将被禁止来回切换时,将所述锁存器的输入设置为恒定逻辑状态。

15.一种包括处理器的装置,所述处理器包括(i)被配置为获取指令的获取电路,和(ii)被配置为执行指令的执行电路,其中所述获取电路和所述执行电路中的一者或两者包括:

16.根据权利要求15所述的装置,还包括显示设备和一个或多个输入设备。

17.根据权利要求15所述的装置,其中所述存储元件包括一个或多个锁存器,并且其中,在选择所述扫描数据输入时,所述控制电路被配置为防止所述锁存器中的任一锁存器在所述输出被禁止来回切换的情况下进行切换,而不管所述功能数据输入是否正在切换。

18.根据权利要求15-17中任一项所述的装置,其中,通过在所述时钟使能控制指示所述输出将被禁止来回切换的情况下选择所述扫描数据输入,所述控制电路被配置为将对所述存储元件的所述输入设置为恒定逻辑状态,而不管所述功能数据输入是否正在切换。

19.根据权利要求15-17中任一项所述的装置,其中所述控制电路包括逻辑门,所述逻辑门被配置为响应于所述时钟使能控制禁用所述时钟信号而将所述存储元件设置为扫描模式。

20.根据权利要求15-17中任一项所述的装置,其中所述控制电路包括逻辑门,所述逻辑门被配置为响应于所述时钟使能控制禁用所述时钟信号而将对所述存储元件的所述输入设置为恒定逻辑状态。

...

【技术特征摘要】
【国外来华专利技术】

1.一种集成电路(ic),包括:

2.根据权利要求1所述的ic,其中所述存储元件包括一个或多个锁存器,并且其中,在选择所述扫描数据输入时,所述控制电路被配置为防止所述锁存器中的任一锁存器在所述输出被禁止来回切换的情况下进行切换,而不管所述功能数据输入是否正在切换。

3.根据权利要求2所述的ic,其中所述控制电路被配置为在不向所述功能数据输入增加延迟的情况下防止所述锁存器来回切换。

4.根据权利要求1-3中任一项所述的ic,其中,通过在所述时钟使能控制指示所述输出将被禁止来回切换的情况下选择所述扫描数据输入,所述控制电路被配置为将对所述存储元件的所述输入设置为恒定逻辑状态,而不管所述功能数据输入是否正在切换。

5.根据权利要求1-3中任一项所述的ic,其中所述控制电路包括逻辑门,所述逻辑门被配置为响应于所述时钟使能控制禁用所述时钟信号而将所述存储元件设置为扫描模式。

6.根据权利要求1-3中任一项所述的ic,其中所述控制电路包括逻辑门,所述逻辑门被配置为响应于所述时钟使能控制禁用所述时钟信号而将对所述存储元件的所述输入设置为恒定逻辑状态。

7.根据权利要求1-3中任一项所述的ic,其中所述存储元件包括由所述时钟信号的反相进行钟控的锁存器,并且其中,在所述时钟使能控制指示所述输出将被禁止来回切换的情况下选择所述扫描数据输入时,所述控制电路被配置为将所述锁存器的输入设置为恒定逻辑状态。

8.一种在至少包括存储元件的集成电路(ic)中的方法,所述方法包括:

9.根据权利要求8所述的方法,其中所述存储元件包括一个或多个锁存器,并且其中选择所述扫描数据输入包括防止所述锁存器中的任一锁存器在所述输出被禁止来回切换的情况下进行来回切换,而不管所述功能数据输入是否正在切换。

10.根据权利要求9所述的方法,其中防止所述锁存器来回切换是在不向所述功能数据输入增加延迟的情况下执行的。

11.根据权利要求8-10中任一项所述的方法,其中选择所述扫描数据输入包括:当所述时钟使能控制指示所述输出将被...

【专利技术属性】
技术研发人员:F·拉杰夫·库马尔C·商塔拉吉
申请(专利权)人:苹果公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1