System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 显示基板以及显示装置制造方法及图纸_技高网

显示基板以及显示装置制造方法及图纸

技术编号:40140278 阅读:7 留言:0更新日期:2024-01-23 23:30
一种显示基板以及显示装置,该显示基板中,驱动晶体管控制发光器件发光;数据线与数据写入晶体管的第一极连接且配置为给数据写入晶体管提供数据信号;数据写入晶体管响应于施加在数据写入晶体管的栅极的第一扫描信号而将数据信号写入驱动晶体管的栅极;第一连接结构与驱动晶体管的栅极以及存储电容的第一极板连接,数据线和第一连接结构均沿第一方向延伸且数据线包括重叠部分,第一连接结构与数据线的重叠部分至少部分相对,第二方向平行于衬底基板且垂直于第一方向;第一连接结构与数据线的重叠部分彼此绝缘,第一连接结构与数据线的重叠部分分别构成寄生电容的第一极板和第二极板;寄生电容的电容值与存储电容的电容值的比值大于0.001且小于0.01。

【技术实现步骤摘要】

本专利技术至少一实施例涉及一种显示基板以及显示装置


技术介绍

1、有源矩阵有机发光二极管(amoled,active matrix organic light-emittingdiode)显示器与传统的液晶显示器(lcd)相比,具有自发光、广色域、高对比度、轻薄等优点,使其广泛应用于手机、平板电脑等领域,另外也广泛应用于智能手表等柔性可穿戴领域。通常在显示区中设置有像素电路,在边框区设置有栅驱动电路例如goa驱动电路以向像素电路提供驱动信号。


技术实现思路

1、本专利技术至少一实施例提供一种显示基板,该显示基板包括衬底基板,衬底基板上设置有呈阵列排布的多个像素;所述多个像素中的至少部分像素中的每个像素包括多个子像素,所述多个子像素中的至少部分包括像素电路,所述像素电路包括:发光器件、存储电容、驱动晶体管和数据写入晶体管、数据线以及第一连接结构。发光器件、存储电容、驱动晶体管和数据写入晶体管,所述驱动晶体管和所述数据写入晶体管的每个包括有源层、栅极、第一极和第二极,所述驱动晶体管配置为控制所述发光器件发光;数据线与所述数据写入晶体管的第一极连接且配置为给所述数据写入晶体管提供数据信号;所述数据写入晶体管配置为响应于施加在所述数据写入晶体管的栅极的第一扫描信号而将所述数据信号写入所述驱动晶体管的栅极;第一连接结构与所述驱动晶体管的栅极以及所述存储电容的第一极板连接,所述数据线和所述第一连接结构均沿第一方向延伸,且所述数据线包括重叠部分,所述第一连接结构与所述数据线的重叠部分在第二方向上至少部分相对,所述第二方向平行于所述衬底基板且垂直于所述第一方向;所述第一连接结构与所述数据线的重叠部分彼此绝缘,所述第一连接结构与所述数据线的重叠部分分别构成寄生电容的第一极板和第二极板;所述寄生电容的电容值与所述存储电容的电容值的比值大于0.001且小于0.01。

2、例如,本专利技术一实施例提供的显示基板中,一个所述子像素的在所述第二方向上的尺寸大于50μm,所述寄生电容的电容值与所述存储电容的电容值的比值小于0.005。

3、例如,本专利技术一实施例提供的显示基板中,一个所述子像素的在所述第二方向上的尺寸小于等于68μm,所述寄生电容的电容值与所述存储电容的电容值的比值大于等于0.003。

4、例如,本专利技术一实施例提供的显示基板中,一个所述子像素的在所述第二方向上的尺寸小于50μm,所述寄生电容的电容值与所述存储电容的电容值的比值大于0.005且小于0.006。

5、例如,本专利技术一实施例提供的显示基板中,所述第一连接结构包括沿所述第一方向延伸的第一部分,所述第一连接结构的第一部分的靠近所述数据线的重叠部分的边缘为第一边缘,所述第一连接结构的第一部分还具有与远离所述数据线的重叠部分的第二边缘,所述数据线的重叠部分的靠近所述第一连接结构的边缘为第三边缘;所述多个子像素包括在所述第二方向上彼此相邻的第一子像素和第二子像素;所述第一子像素的第一连接结构的第二边缘在所述衬底基板上的正投影到所述第二子像素的数据线的重叠部分的第三边缘在所述衬底基板上的正投影的距离为第一距离,所述第一子像素的第一连接结构的第一边缘到所述第一子像素的数据线的重叠部分的第三边缘的距离为第二距离,所述第一距离与所述第二距离的比值大于14。

6、例如,本专利技术一实施例提供的显示基板中,一个所述子像素的在所述第二方向上的尺寸小于50μm,所述第一距离与所述第二距离的比值大于14且小于15.5。

7、例如,本专利技术一实施例提供的显示基板中,一个所述子像素的在所述第二方向上的尺寸大于50μm,所述第一距离与所述第二距离的比值大于15.5。

8、例如,本专利技术一实施例提供的显示基板中,所述多个子像素包括在所述第二方向上彼此相邻的第一子像素和第二子像素;所述第一子像素的第一连接结构在所述第二方向上位于所述第一子像素的数据线和所述第二子像素的数据线之间;所述第一子像素的第一连接结构在所述衬底基板上的正投影与所述第一子像素的数据线在所述衬底基板上的正投影之间的距离小于一个所述子像素的在所述第二方向上的尺寸,并且,所述第一子像素的第一连接结构在所述衬底基板上的正投影与所述第二子像素的数据线在所述衬底基板上的正投影之间的距离小于一个所述子像素的在所述第二方向上的尺寸。

9、例如,本专利技术一实施例提供的显示基板中,所述第一子像素的第一连接结构在所述第二方向上位于所述第一子像素的数据线和所述第二子像素的数据线之间;所述第一子像素的第一连接结构在所述衬底基板上的正投影与所述第一子像素的数据线在所述衬底基板上的正投影之间的距离小于一个所述子像素的在所述第二方向上的尺寸,并且,所述第一子像素的第一连接结构在所述衬底基板上的正投影与所述第二子像素的数据线在所述衬底基板上的正投影之间的距离大于一个所述子像素的在所述第二方向上的尺寸。

10、例如,本专利技术一实施例提供的显示基板中,所述第一子像素的驱动晶体管的栅极的靠近所述第二子像素的数据线的重叠部分的边缘为第四边缘;所述第一子像素的第二边缘到所述第二子像素的第三边缘的距离等于所述第一子像素的第二边缘到所述第四边缘的距离与所述第一子像素的所述第四边缘到所述第二子像素的第三边缘的距离之和。

11、例如,本专利技术一实施例提供的显示基板中,所述第一连接结构与所述数据线异层设置,所述第一连接结构在所述衬底基板上的正投影与所述数据线的重叠部分在所述衬底基板上的正投影至少部分重叠;或者,所述第一连接结构与所述数据线异层设置,所述第一连接结构在所述衬底基板上的正投影与所述数据线的重叠部分在所述衬底基板上的正投影不重叠。

12、例如,本专利技术一实施例提供的显示基板中,所述第一连接结构与所述数据线同层设置,所述第一连接结构与所述数据线的重叠部分在第二方向上彼此相对。

13、例如,本专利技术一实施例提供的显示基板中,所述数据线的重叠部分和所述第一连接结构两者中的至少一者包括凹陷部,所述数据线的重叠部分和所述第一连接结构两者中的任意一者的所述凹陷部在所述第二方向上朝向远离所述数据线的重叠部分和所述第一连接结构两者中的另一者的方向凹陷。

14、例如,本专利技术一实施例提供的显示基板中,所述数据线的重叠部分包括第一凹陷部,所述第一凹陷部在所述第二方向上朝向远离所述第一连接结构的方向凹陷,所述第一连接结构的与所述数据线相对的部分呈直的条形。

15、例如,本专利技术一实施例提供的显示基板中,所述第一连接结构包括第二凹陷部,所述第二凹陷部在所述第二方向上朝向远离所述数据线的重叠部分的方向凹陷,所述数据线的重叠部分呈直的条形。

16、例如,本专利技术一实施例提供的显示基板中,所述数据线的重叠部分包括第一凹陷部,所述第一凹陷部在所述第二方向上朝向远离所述第一连接结构的方向凹陷,并且,所述第一连接结构包括第二凹陷部,所述第二凹陷部在所述第二方向上朝向远离所述数据线的重叠部分的方向凹陷。

17、例如,本专利技术一实施例提供的显示基板还包括第一复位本文档来自技高网...

【技术保护点】

1.一种显示基板,包括:

2.根据权利要求1所述的显示基板,其中,

3.根据权利要求1所述的显示基板,其中,所述第一连接结构包括第二凹陷部,所述第二凹陷部在所述第二方向上朝向远离所述数据线的重叠部分的方向凹陷,所述数据线的重叠部分呈沿所述第一方向延伸的直的条形。

4.根据权利要求1所述的显示基板,其中,

5.根据权利要求4所述的显示基板,其中,所述第二凹陷部在平行于所述第一方向上的正投影位于所述第一凹陷部在平行于所述第一方向上的正投影内。

6.根据权利要求2-5任一所述的显示基板,其中,整个所述第一连接结构在平行于所述第一方向上的正投影基本位于所述第一凹陷部在平行于所述第一方向上的正投影内。

7.根据权利要求2-5任一所述的显示基板,其中,所述寄生电容的电容值与所述存储电容的电容值的比值大于0.001且小于0.01。

8.根据权利要求1所述的显示基板,其中,一个所述子像素的在所述第二方向上的尺寸大于50μm,所述寄生电容的电容值与所述存储电容的电容值的比值小于0.005。

9.根据权利要求8所述的显示基板,其中,一个所述子像素的在所述第二方向上的尺寸小于等于68μm,所述寄生电容的电容值与所述存储电容的电容值的比值大于等于0.003。

10.根据权利要求7所述的显示基板,其中,一个所述子像素的在所述第二方向上的尺寸小于50μm,所述寄生电容的电容值与所述存储电容的电容值的比值大于0.005且小于0.006。

11.根据权利要求7所述的显示基板,其中,所述第一连接结构包括沿所述第一方向延伸的第一部分,所述第一连接结构的第一部分的靠近所述数据线的重叠部分的边缘为第一边缘,所述第一连接结构的第一部分还具有与远离所述数据线的重叠部分的第二边缘,所述数据线的重叠部分的靠近所述第一连接结构的边缘为第三边缘;

12.根据权利要求11所述的显示基板,其中,一个所述子像素的在所述第二方向上的尺寸小于50μm,所述第一距离与所述第二距离的比值大于14且小于15.5。

13.根据权利要求11所述的显示基板,其中,一个所述子像素的在所述第二方向上的尺寸大于50μm,所述第一距离与所述第二距离的比值大于15.5。

14.根据权利要求11所述的显示基板,其中,所述多个子像素包括在所述第二方向上彼此相邻的第一子像素和第二子像素;所述第一子像素的第一连接结构在所述第二方向上位于所述第一子像素的数据线和所述第二子像素的数据线之间;

15.根据权利要求11所述的显示基板,其中,所述第一子像素的第一连接结构在所述第二方向上位于所述第一子像素的数据线和所述第二子像素的数据线之间;

16.根据权利要求11所述的显示基板,其中,所述第一子像素的驱动晶体管的栅极的靠近所述第二子像素的数据线的重叠部分的边缘为第四边缘;

17.根据权利要求16所述的显示基板,其中,所述第一连接结构与所述数据线异层设置,所述第一连接结构在所述衬底基板上的正投影与所述数据线的重叠部分在所述衬底基板上的正投影至少部分重叠;或者,

18.根据权利要求16所述的显示基板,其中,所述第一连接结构与所述数据线同层设置,所述第一连接结构与所述数据线的重叠部分在第二方向上彼此相对。

19.根据权利要求1-4和7-18任一所述的显示基板,还包括第一复位扫描信号线、第二复位扫描信号线、第一复位信号线和第二复位信号线,其中,

20.根据权利要求19所述的显示基板,其中,所述第二复位信号线的对应于一个子像素的子部的平面图形呈倒置的“几”字形;所述“几”字形的子部包括U形凹槽,所述第二复位信号线的横向部分作为所述U形凹槽的底部。

21.根据权利要求19所述的显示基板,还包括补偿扫描信号线,其中,

22.根据权利要求19所述的显示基板,其中,所述第二复位信号线的位于一个所述子像素的部分还包括第二纵向部分,所述第二纵向部分与所述横向部分的第二端连接且沿所述第一方向延伸,所述第二复位晶体管的有源层位于所述第一纵向部分与所述第二纵向部分之间,并且,

23.根据权利要求21所述的显示基板,其中,所述驱动晶体管的栅极与所述存储电容的第一极板同层设置且构成一体成型结构,所述第二复位扫描信号线与所述驱动晶体管的栅极同层设置;

24.根据权利要求23所述的显示基板,还包括第一复位扫描信号线和第一复位信号线,其中,所述像素电路还包括:

25.根据权利要求24所述的显示基板,其中,所述补偿晶体管的栅极和所述第一复位晶体管的栅极均为双栅结构,所述补偿晶体...

【技术特征摘要】

1.一种显示基板,包括:

2.根据权利要求1所述的显示基板,其中,

3.根据权利要求1所述的显示基板,其中,所述第一连接结构包括第二凹陷部,所述第二凹陷部在所述第二方向上朝向远离所述数据线的重叠部分的方向凹陷,所述数据线的重叠部分呈沿所述第一方向延伸的直的条形。

4.根据权利要求1所述的显示基板,其中,

5.根据权利要求4所述的显示基板,其中,所述第二凹陷部在平行于所述第一方向上的正投影位于所述第一凹陷部在平行于所述第一方向上的正投影内。

6.根据权利要求2-5任一所述的显示基板,其中,整个所述第一连接结构在平行于所述第一方向上的正投影基本位于所述第一凹陷部在平行于所述第一方向上的正投影内。

7.根据权利要求2-5任一所述的显示基板,其中,所述寄生电容的电容值与所述存储电容的电容值的比值大于0.001且小于0.01。

8.根据权利要求1所述的显示基板,其中,一个所述子像素的在所述第二方向上的尺寸大于50μm,所述寄生电容的电容值与所述存储电容的电容值的比值小于0.005。

9.根据权利要求8所述的显示基板,其中,一个所述子像素的在所述第二方向上的尺寸小于等于68μm,所述寄生电容的电容值与所述存储电容的电容值的比值大于等于0.003。

10.根据权利要求7所述的显示基板,其中,一个所述子像素的在所述第二方向上的尺寸小于50μm,所述寄生电容的电容值与所述存储电容的电容值的比值大于0.005且小于0.006。

11.根据权利要求7所述的显示基板,其中,所述第一连接结构包括沿所述第一方向延伸的第一部分,所述第一连接结构的第一部分的靠近所述数据线的重叠部分的边缘为第一边缘,所述第一连接结构的第一部分还具有与远离所述数据线的重叠部分的第二边缘,所述数据线的重叠部分的靠近所述第一连接结构的边缘为第三边缘;

12.根据权利要求11所述的显示基板,其中,一个所述子像素的在所述第二方向上的尺寸小于50μm,所述第一距离与所述第二距离的比值大于14且小于15.5。

13.根据权利要求11所述的显示基板,其中,一个所述子像素的在所述第二方向上的尺寸大于50μm,所述第一距离与所述第二距离的比值大于15.5。

14.根据权利要求11所述的显示基板,其中,所述多个子像素包括在所述第二方向上彼此相邻的第一子像素和第二子像素;所述第一子像素的第一连接结构在所述第二方向上位于所述第一子像素的数据线和所述第二子像素的数据线之间;

15.根据权利要求11所述的显示基板,其中,所述第一子像素的第一连接结构在所述第二方向上位于所述第一子像素的数据线和所述第二子像素的数据线之间;

16.根据权利要求11所述的显示基板,其中,所述第一子像素的驱动晶体管的栅极的靠近所述第二子像素的数据线的重叠部分的边缘为第四边缘;

17.根据权利要求16所述的显示基板,其中,所述第一连接结构与所述数据线异层设置,所述第一连接结构在所述衬底基板上的正投影与所述数据线的重叠部分在所述衬底基板上的正投影至少部分重叠;或者,

18.根据权利要求16所述的显示基板,其中,所述第一连接结构与所述数据线同层设置,所述第一连接结构与所述数据线的重叠部分在第二方向上彼此相对。

19.根据权利要求1-4和7-18任一所述的显示基板,还包括第一复位扫描信号线、第二复位扫描信号线、第一复位信号线和第二复位信号线,其中,

20.根据权利要求19所述的显示基板,其中,所述第二复位信号线的对应于一个子像素的子部的平面图形呈倒置的“几”字形;所述“几”字形的子部包括u形凹槽,所述第二复位信号线的横向部分作为所述u形凹槽的底部。

21.根据权利要求19所述的显示基板,还包括补偿扫描信号线,其中,

22.根据权利要求19所述的显示基板,其中,所述第二复位信号线的位于一个所述子像素的部分还包括第二纵向部分,所述第二纵向部分与所述横向部分的第二端连接且沿所述第一方向延伸,所述第二复位晶体管的有源层位于所述第一纵向部分与所述第二纵向部分之间,并且,

23.根据权利要求21所述的显示基板,其中,所述驱动晶体管的栅极与所述存储电...

【专利技术属性】
技术研发人员:龙春平
申请(专利权)人:北京京东方技术开发有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1