矩阵式二维条码解码芯片及其解码方法技术

技术编号:4010221 阅读:226 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供一种矩阵式二维条码解码芯片,包括数据存储器、至少两个矩阵式二维条码识别模块以及主控逻辑模块。数据存储器用于存储条码图像。至少两个矩阵式二维条码识别模块用于对数据存储器内存储的条码图像进行并行处理。主控逻辑模块用于控制至少两个矩阵式二维条码识别模块的工作状态,使至少两个矩阵式二维条码识别模块依次调用数据存储器中的条码图像。本发明专利技术还提供一种通过矩阵式二维条码解码方法。本发明专利技术的矩阵式二维条码解码芯片以及矩阵式二维条码解码方法能保证矩阵式二维条码解码过程快速、顺利地进行。

【技术实现步骤摘要】

本专利技术涉及条码识别
,特别地,涉及一种矩阵式二维条码解码芯片及其 解码方法。
技术介绍
条码技术是在计算机技术与信息技术基础上发展起来的一门集编码、印刷、识别、 数据采集和处理于一身的新兴技术。条码技术由于其识别快速、准确、可靠以及成本低等优 点,被广泛应用于商业、图书管理、仓储、邮电、交通和工业控制等领域,并且势必在逐渐兴 起的“物联网”应用中发挥重大的作用。目前被广泛使用的条码包括一维条码及二维条码。一维条码又称线形条码是由平 行排列的多个“条”和“空”单元组成,条形码信息靠条和空的不同宽度和位置来表达。一 维条码只是在一个方向(一般是水平方向)表达信息,而在垂直方向则不表达任何信息,因 此信息容量及空间利用率较低,并且在条码污损后即无法识别。二维条码是由按一定规律在二维方向上分布的黑白相间的特定几何图形组成,其 可以在二维方向上表达信息,因此信息容量及空间利用率较低,并具有一定的校验功能。二 维条码可以分为堆叠式二维条码和矩阵式二维条码。堆叠式二维条码是由多行短截的一 维条码堆叠而成,代表性的堆叠式二维条码包括PDF417、Code 49、Code 16K等。矩阵式二 维条码是由按预定规则分布于矩阵中的黑、白模块组成,代表性的矩阵式二维条码包括QR 码、Data Matrix码、Maxi Code、Aztec Code、汉信码等。二维条码除具备一维条码也具有 的优点外,同时还具有信息容量大、密度高、具有纠错功能、可表示各种多媒体信息以及多 种文字信息、保密防伪性强、解码可靠性高的特点。在矩阵式二维条码进行解码的过程中,通常是利用摄影设备对条码进行拍摄,以 获取条码图像,然后对条码图像进行去燥、灰度提取、二值化、码字提取、译码等处理方法。如图1所示,重庆大学提出的中国专利申请第CN200910103378. 3号,其公开了一 种基于现场可编程门阵列的QR 二维条码识别方法及系统,该QR 二维条码识别方法包括以 下步骤自适应亮度均衡化;二值化;条码图像定位;条码图像矫正;从背景中提取条码符 号信息;根据符号信息进行译码。如图2所示,该专利还公开了一种基于FPGA的矩阵式二 维条码识别系统的硬件结构。该系统采用处理器解码方式,通过将NIOS CPU嵌入FPGA芯 片内部,与用户自定义逻辑结合构成一个基于FPGA的片上系统。该系统采用NIOS II处理 器的自定义模块用硬件实现部分复杂算法,以便于在软件程序中调用,还利用C2H工具直 接将一些软件程序进行硬件化,以提高系统性能。然而,上述现有技术的QR 二维条码识别方法中,在对条码图像进行自适应亮度均 衡化和二值化处理过程时,是针对每一个像素点进行自适应亮度均衡化和二值化处理,因 此要对每一个像素点的灰度进行调节,并与阈值灰度进行比对,数据计算量很大,降低了系 统的处理速度。而且由于该系统是在不知晓条码特征信息(即条码的相关参数,包括条码方向、条码区域尺寸和条码版本、条码畸变系数等信息)的情况下进行二值化处理,可能会造成 模块错误,即在二值化过程中,由于噪声、畸变等因素的影响,出现模块的深浅状态和设计 状态发生倒置的情况,这大大降低条码的识别能力,增加了条码识别的误码率。尤其在条 码版本较高,所含模块数量较多的情况下,或者是条码图像分辨率低,曝光质量不佳的情况 下,这种方法较难对矩阵式二维条码进行识别。另外,在上述现有技术的矩阵式二维条码识别系统中,用于识别解码的主体仍然 是NIOS II处理器,该系统通过处理器调用程序存储器中的解码程序,对条码图像进行处 理来实现识别解码。该系统的问题在于一、处理速度慢,该系统需要在微处理器中写入实 现解码算法的一系列程序,单个处理器只能同时针对一种特定类型的条码格式进行解码处 理,处理器在一个时钟周期只能处理一个操作,软件处理也决定了解码流程的单流程特性, 较难实现对条码图像的流水线作业和并行处理,处理速度较慢;二、使用成本高,由于解码 算法较为复杂,因此需要使用高端的处理器(如32位处理器)实现以上算法,需要NIOS II 处理器以及硬件加速电路相配合,这样会造成系统成本高昂;三、系统复杂,集成难度大,功 耗高,不易于便携应用。因此,针对现有技术存在的以上不足,亟需提供一种矩阵式二维条码解码芯片及 其解码方法,使得能保证解码过程快速、顺利地进行。
技术实现思路
针对现有技术存在的处理速度慢、错误发生机率较大等不足,本专利技术提供一种矩 阵式二维条码解码芯片及其解码方法,能保证矩阵式二维条码解码过程快速、顺利地进行。本专利技术提供一种矩阵式二维条码解码芯片,包括数据存储器、至少两个矩阵式二 维条码识别模块以及主控逻辑模块。数据存储器用于存储条码图像。至少两个矩阵式二维 条码识别模块用于对数据存储器内存储的条码图像进行并行处理。主控逻辑模块用于控制 至少两个矩阵式二维条码识别模块的工作状态,使至少两个矩阵式二维条码识别模块依次 调用数据存储器中的条码图像。本专利技术还提供一种矩阵式二维条码解码方法,包括以下步骤a.获取条码图像; b.搜索探测图形,获取条码参数;C.获取版本参数,根据版本参数获取模块参数;d.搜索 校正特征,获取校正特征的像素坐标;e.根据该条码参数、该模块参数和该校正特征的像 素坐标,计算该校正特征的模块坐标;f.根据该校正特征的像素坐标和模块坐标,计算条 码图像的像素坐标与模块坐标之间的映射关系;g.根据该映射关系计算模块灰度值;h.对 模块灰度值进行二值化处理;i.根据所述二值化处理结果提取码字;j.对码字进行译码处 理。本专利技术另提供一种矩阵式二维条码解码方法,包括以下步骤a.获取条码图像; b.搜索特征图形,获取条码参数和特征图形的像素坐标;C.获取版本参数,根据版本参数 获取模块参数;d.根据该条码参数、该模块参数和该特征图形的像素坐标,计算该特征图 形的模块坐标;e.根据该特征图形的像素坐标和模块坐标,计算条码图像的像素坐标与模 块坐标之间的映射关系;f.根据该映射关系计算模块灰度值;g.对模块灰度值进行二值化 处理;h.根据所述二值化处理结果提取码字;i.对码字进行译码处理。本专利技术又提供一种矩阵式二维条码解码方法,包括以下步骤a.获取条码图像;b.在预定区域内,提取符合预定长度的多个黑白边界线段;C.基于多个黑白边界线段构建 多个直线;d.根据平行线特性对多个直线进行分组并形成行平行线组及列平行线组;e.根 据矩阵式二维条码的特性,通过对行平行线组及列平行线组构建的网格进行判断来确认是 否存在矩阵式二维条码,获取条码参数;f.搜索校正特征,获取校正特征的像素坐标,识别 矩阵式二维条码的类型;g.获取版本参数,根据版本参数获取模块参数;h.根据条码参数、 模块参数和校正特征的像素坐标,计算校正特征的模块坐标;i.根据校正特征的像素坐标 和校正特征的模块坐标,计算条码图像的像素坐标与模块坐标之间的映射关系;j.根据映 射关系计算模块灰度值;k.对模块灰度值进行二值化处理;1.根据二值化处理的结果提取 码字;m.对码字进行译码处理。本专利技术的矩阵式二维条码解码方法,通过搜索校正特征,获取校正特征的像素灰 度坐标与模块坐标,计算条码图像的像素坐标与模块坐标之间的映射关系,然后根据该映 射关系计本文档来自技高网
...

【技术保护点】
一种矩阵式二维条码解码芯片,其特征在于:包括数据存储器,用于存储条码图像;至少两个矩阵式二维条码识别模块,用于对所述数据存储器内存储的所述条码图像进行并行处理;主控逻辑模块,用于控制所述至少两个所述矩阵式二维条码识别模块的工作状态,使所述至少两个所述矩阵式二维条码识别模块依次调用所述数据存储器中的所述条码图像。

【技术特征摘要】

【专利技术属性】
技术研发人员:孙亚力陈文传郭栋杨韬
申请(专利权)人:福建新大陆电脑股份有限公司
类型:发明
国别省市:35[中国|福建]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1